[发明专利]一种有效检测与解析SGPIO信号的方法在审
申请号: | 201310701631.1 | 申请日: | 2013-12-18 |
公开(公告)号: | CN103678014A | 公开(公告)日: | 2014-03-26 |
发明(设计)人: | 崔立志 | 申请(专利权)人: | 浪潮(北京)电子信息产业有限公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 王丹;栗若木 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 有效 检测 解析 sgpio 信号 方法 | ||
1.一种有效检测与解析SGPIO信号的方法,其特征在于包括:
S1:接收来自SAS控制器发出的SGPIO信号;
S2:检测SGPIO信号中的SCLK是否是稳定周期的时钟信号;
S3:如果是,则从SGPIO信号中解析出硬盘状态指示信息并输出。
2.如权利要求1所述的方法,其特征在于,所述步骤S2以参考时钟为基准,确定SCLK的时钟频率是否正常,该步骤具体为:在一定时间内通过对比SCLK的上升沿或下降沿出现的次数与参考时钟的上升沿或下降沿出现的次数来判断SCLK是否是稳定周期的时钟信号。
3.如权利要求1所述的方法,其特征在于,所述步骤S2具体为:
在参考时钟上升沿或者下降沿到达M次时,通过检测SCLK的上升沿或者下降沿的到达次数是否落入一定数值范围内来判断SCLK是否是稳定周期的时钟信号,其中所述M为正整数,所述数值范围为正整数数值范围。
4.如权利要求3所述的方法,其特征在于:
所述在参考时钟上升沿或下降沿到达M次时,通过检测SCLK的上升沿或下降沿的到达次数是否落入一定数值范围内来判断SCLK是否是稳定周期的时钟信号具体为:
当参考时钟上升沿或下降沿到达13次时,若SCLK上升沿或下降沿到达次数大于37次小于41次,则判断SCLK是稳定周期的时钟信号。
5.一种有效检测与解析SGPIO信号的装置,其特征在于包括:
接收模块,用于接收来自SAS控制器发出的SGPIO信号;
检测模块,用于检测SGPIO信号中的SCLK是否是稳定周期的时钟信号;
解析与输出模块,用于在检测模块检测到所述SCLK是稳定周期的时钟信号时,从SGPIO信号中解析出硬盘状态指示信息并输出。
6.如权利要求5所述的装置,其特征在于:
所述检测模块具体通过将一定时间内参考时钟上升沿或下降沿的到达次数与SCLK上升沿或下降沿的到达次数进行对比来检测所述SCLK的频率是否为稳定的周期信号。
7.如权利要求5所述的装置,其特征在于所述检测模块检测SGPIO信号中的SCLK是否是稳定周期的时钟信号具体为:
在参考时钟上升沿或下降沿到达M次时,通过检测SCLK的上升沿或下降沿到达次数是否落入一定数值范围内来判断SCLK是否是稳定周期的时钟信号,其中所述M为正整数,所述数值范围为正整数数值范围。
8.如权利要求7所述的装置,其特征在于:
所述在参考时钟上升沿或下降沿到达M次时,通过判断SCLK的上升沿或下降沿到达次数是否落入一定数值范围内来判断SCLK是否是稳定周期的时钟信号具体为:
当参考时钟上升沿或下降沿到达13次时,若SCLK上升沿或下降沿到达次数大于37次小于41次,则判断SCLK是稳定周期的时钟信号。
9.如权利要求5所述的装置,其特征在于:
所述检测模块在检测到所述SCLK为稳定周期的时钟信号时,向解析与输出模块发送enable信号,所述解析与输出模块在接收到该enable信号后对所述SGPIO信号进行解析以获得硬盘状态信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310701631.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种高性能滑动啮合套
- 下一篇:一种工作台