[发明专利]一种锗纳米线叠层结构的制作方法有效
申请号: | 201310741585.8 | 申请日: | 2013-12-27 |
公开(公告)号: | CN103700582A | 公开(公告)日: | 2014-04-02 |
发明(设计)人: | 王盛凯;刘洪刚;孙兵;常虎东;赵威 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H01L21/28 | 分类号: | H01L21/28;H01L21/336 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 任岩 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 纳米 线叠层 结构 制作方法 | ||
技术领域
本发明涉及半导体集成技术领域,特别涉及一种锗纳米线叠层结构的制作方法。
背景技术
半导体技术作为信息产业的核心和基础,是衡量一个国家科学技术进步和综合国力的重要标志。在过去的40多年中,硅基集成技术遵循摩尔定律通过缩小器件的特征尺寸来提高器件的工作速度、增加集成度以及降低成本,硅基CMOS器件的特征尺寸已经由微米尺度缩小到纳米尺度。然而当MOS器件的栅长缩小到90纳米以下,栅介质(二氧化硅)的厚度已经逐渐减小到接近1纳米,关态漏电增加、功耗密度增大、迁移率退化等物理极限使器件性能恶化,传统硅基微电子集成技术开始面临来自物理与技术方面的双重挑战。
从材料方面来说,采用高迁移率材料替代传统硅材料作为衬底材料将是半导体集成技术的重要发展方向。因为锗(Ge)的空穴迁移率1900cm2/V·s和电子迁移率3900cm2/V·s都显著高于硅材料,所以锗(Ge)被认为有望取代硅材料以适应22纳米以下逻辑器件的需求。另一方面,从器件微结构上来说,为了进一步提高栅对沟道载流子浓度的控制能力,以鳍状栅、纳米线为代表的三维结构将取代传统的平面结构,成为22纳米节点以下的主流结构。
基于以上两点,锗纳米线结构将在未来发挥更加重要的作用。开发简便有效的制备锗纳米线的方法具有重大意义。
发明内容
(一)要解决的技术问题
有鉴于此,本发明的主要目的在于提供一种锗纳米线叠层结构的制作方法,以解决锗纳米线叠层结构的选择性腐蚀和制备问题,达到大规模、低成本制备锗纳米线叠层结构的目的。
(二)技术方案
为达到上述目的,本发明提供了一种锗纳米线叠层结构的制作方法,该方法包括:在单晶衬底表面交替外延单晶锗硅层与锗层;对锗硅层与锗层进行光刻和刻蚀,获得锗硅线条/锗线条的周期结构;在纯氧气氛下对锗硅线条/锗线条的周期结构进行氧化,将锗硅层中的硅组分被选择性氧化为二氧化硅,同时使锗硅层中的锗组分析出到锗层中;以及利用氢氟酸进行选择性刻蚀,将二氧化硅溶解,获得锗纳米线叠层结构。
上述方案中,所述在单晶衬底交替外延单晶锗硅层与锗层,是利用分子束外延或者超高真空化学气相沉积法在单晶衬底表面交替外延沉积单晶锗硅层与锗层。
上述方案中,所述单晶衬底为锗衬底、硅衬底、绝缘体上硅衬底或绝缘体上锗衬底,所述单晶衬底的晶向是(100)、(110)或(111)中的一种,所述单晶衬底的类型是本征的、p型掺杂或n型掺杂的。
上述方案中,所述单晶衬底为硅、砷化镓、蓝宝石、碳化硅、磷化铟、覆盖有结晶氧化物的硅衬底或砷化镓衬底,以及上述衬底的复合结构。
上述方案中,所述在单晶衬底交替外延单晶锗硅层与锗层,锗层的厚度为5~5000纳米,锗硅层的厚度为5~5000纳米,锗硅层中锗的组分比例在1%~80%之间。
上述方案中,所述对锗硅层与锗层进行光刻和刻蚀,是利用紫外或者光刻的方法对锗硅层与锗层进行光刻和刻蚀。
上述方案中,所述获得的锗硅线条/锗线条的周期结构中,线条宽度为5~5000纳米,线条间距为5~500000纳米,长度为5纳米~50厘米。
上述方案中,所述在纯氧气氛下对锗硅线条/锗线条的周期结构进行氧化,纯氧的压强介于1个大气压至100个大气压之间,氧化温度区间为800至1300摄氏度。
上述方案中,所述利用氢氟酸进行选择性刻蚀,氢氟酸中氟化氢的摩尔比介于0.1%~35%之间。
(三)有益效果
本发明提供的这种锗纳米线叠层结构的制造技术,通过控制氧化温度对锗/锗硅纳米线进行选择性氧化的方法,具有较大的温度工艺窗口,方法简便,成本低廉,因而具有非常重要的应用价值和经济价值。可以实现锗纳米微结构尺寸在亚22纳米及以上节点上的精确控制,具有重要意义。另外,由于采用了锗/锗硅的叠层结构,通过热力学控制,实现了选择性氧化,使锗硅层中的硅组分被优先氧化成二氧化硅,而锗硅层中的锗则偏析进入锗层,进而通过氢氟酸进行选择性腐蚀,从而获得了锗纳米线叠层结构,所以解决了锗纳米线叠层结构的选择性腐蚀和制备问题,达到了大规模、低成本制备锗纳米线叠层结构的目的。
附图说明
图1是依照本发明实施例的制作锗纳米线叠层结构的方法流程图;
图2至图5示出了依照本发明实施例的制作锗纳米线叠层结构的工艺流程图;其中:
图2是硅基锗/锗硅交替叠层衬底结构的示意图;
图3是经刻蚀得到的硅基锗/锗硅线条示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310741585.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种全自动视窗玻璃防护屏印刷装置
- 下一篇:底座板模板快速转运装置
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造