[发明专利]用于高速目标测量的大视场高帧频系统及方法无效

专利信息
申请号: 201310744832.X 申请日: 2013-12-27
公开(公告)号: CN103702031A 公开(公告)日: 2014-04-02
发明(设计)人: 刘文;张欣;李瑛;高雄;魏宇;井峰 申请(专利权)人: 中国科学院西安光学精密机械研究所
主分类号: H04N5/232 分类号: H04N5/232;H04N5/3745;H04N5/378
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 倪金荣
地址: 710119 陕西省西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 高速 目标 测量 视场 帧频 系统 方法
【说明书】:

技术领域

发明涉及一种新型高速目标测量的智能相机,特别是一种大视场捕获和超高频图像处理及采集的目标探测成像系统及方法。

背景技术

目前靶场应用于目标捕获跟踪、图像采集的光学测量设备主要是光电经纬仪,它由跟踪机架、成像系统、测角系统、微机控制与处理系统组成。光电经纬仪结构复杂并且具有很大的转动惯量,很难实现对高速目标的捕获跟踪。

反射镜目标跟踪器是在摄像机前适当处放置一面较小的平面反射镜,目标经过反射镜反射至摄像机中,通过对反射镜转动的控制,达到观测目标的目的。因为反射镜转动惯量小,可以具备高的角速度和角加速度,从而实现对高速目标的跟踪及图像采集。但是反射镜目标跟踪器需要高精度编码器、天幕靶、时统终端,数据采集及伺服控制系统等,结构复杂,成本较高。

当前CMOS图像传感器主要朝着高分辨率、高动态范围、高灵敏度、超微型化方向发展。多家图像传感器制造商已经生产出高达16M像元的高分辨CMOS图像传感器,为设计大视场、高分辨率CMOS相机提供了条件,但是高分辨也带来了低帧频的缺点。CMOS图像传感器在图像输出时设置了行和列开关,它们的选通是通过两个方向上的地址译码器控制的,因此我们可以通过它选择需要的区域进行高帧频目标图像输出

发明内容

为了解决背景技术中所存在的技术问题,本发明提出了一种用于高速目标测量的大视场高帧频系统及方法,用于高速目标捕获跟踪系统,特别适合高速飞行目标的高速成像和实时高精度测量。

本发明的技术解决方案是:用于高速目标测量的大视场高帧频系统,其特征在于:包括依次连接的前端成像单元、FPGA逻辑控制电路单元、DSP信号处理电路单元以及供电电路,供电电路分别与前端成像单元、FPGA逻辑控制电路单元、DSP信号处理电路单元连接。

上述前端成像单元包括镜头、CMOS图像传感器以及其驱动电路,驱动电路按照CMOS图像传感器生产厂商推荐电路进行设计。

上述FPGA逻辑控制电路单元除了连接CMOS图像传感器还连接以太网控制器88E1111芯片以及多片Flash闪存芯片构成存储阵列,FPGA电路单元通过以太网控制器88E1111芯片连接PC机。

上述DSP信号处理电路单元通过EMIF总线接收FPGA发送图像数据、通过McBSP串口将位置信息回传给FPGA,另外还连接SDRAM用做图像数据缓存。

用于高速目标测量的大视场高帧频方法,包括以下步骤:

1)将镜头指向高速目标可能经过的区域,等待目标出现,此时CMOS图像传感器未开窗,采用全阵列输出,帧频较低,图像经过千兆以太网接口传输至PC机实时显示;

2)根据目标和背景特性设置CMOS的积分时间、开窗尺寸,PC机通过以太网接口将命令传输给FPGA进行控制。

3)FPGA逻辑控制电路单元采集图像数据,将采集到的图像数据通过EMIF接口发送给DSP,DSP图像处理寻找目标,当目标出现,DSP计算和预测其位置信息,并将信息发送给FPGA并触发相机开窗控制和图像记录;

4)FPGA根据位置信息调整开窗位置始终保持目标在图像中心;

5)将图像数据存储在存储阵列中,事后下载至PC机进行判读。

本发明的优点是:

1)本发明用于高速目标捕获跟踪系统,特别适合高速飞行目标的高速成像和实时高精度测量;

2)本发明利用大面阵、高分辨率CMOS图像传感器结合合适的光学系统可实现大视场目标捕获;

3)本发明利用CMOS图像传感器特有的开窗口模式,根据目标选定合适的开窗尺寸,可实现目标区域图像的超高帧频采集、记录和输出,有效分辨目标高速运动过程;

4)本发明对目标区域图像实现高帧频采集,可实现目标相关数据的超高频率测量,当用于控制系统的测量反馈数据输入,可有效提高系统控制精度;

5)本发明是一种将常规的目标跟踪系统和图像采集系统相结合的新技术,具有结构简单、体积小、成本低的特点。

附图说明

图1是本发明的技术方案原理图;

图2是本发明FPGA和DSP电路原理框图;

图3是本发明工作流程图;

具体实施方式

参见图1、图2,本发明用于高速目标测量的大视场高帧频系统,可分为三个单元:前端成像单元1、FPGA逻辑控制电路单元2和DSP信号处理电路单元3;供电电路4。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院西安光学精密机械研究所,未经中国科学院西安光学精密机械研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310744832.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top