[实用新型]基于FPGA的CAN总线接口高分辨率显示屏控制器有效
申请号: | 201320023893.2 | 申请日: | 2013-01-17 |
公开(公告)号: | CN203204997U | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 黄继业;方舟;赵挺;何超 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | G09G5/00 | 分类号: | G09G5/00 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 杜军 |
地址: | 310018 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga can 总线接口 高分辨率 显示屏 控制器 | ||
1.基于FPGA的CAN总线接口高分辨率显示屏控制器,包括一个主控核心模块FPGA和多个外围设备模块组成;
其特征在于:所述的主控核心模块FPGA采用模块化结构,包括NiosII软核处理器、片内存储器、FIFO、SDRAM控制器、LCD控制器;其中,片内存储器与NiosII软核处理器连接,NiosII软核处理器通过FIFO与SDRAM控制器模块连接,同时SDRAM控制器与另一FIFO连接,实现对LCD控制器模块的控制;
所述的多个外围设备模块包括同步动态随机存储器SDRAM、低压差分信号传输LVDS模块、串行FLASH配置芯片、外部CAN收发器、外部CAN控制器,其中,外部设备与外部CAN收发器信号连接,外部CAN收发器与外部CAN控制器信号连接,外部CAN控制器与FPGA通过SPI总线信号连接,同步动态随机存储器SDRAM与主控核心模块FPGA内SDRAM控制器信号连接,串行FLASH配置芯片与主控核心模块FPGA内的NiosII软核处理器信号连接,主控核心模块FPGA内LCD控制器模块的视频信号输出端与低压差分信号传输LVDS模块的低压差分信号输入端连接;低压差分信号传输LVDS模块发送LVDS信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320023893.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种球磨机
- 下一篇:中小尺寸OLED智能控制系统