[实用新型]像素电路及其显示装置有效
申请号: | 201320154676.7 | 申请日: | 2013-03-29 |
公开(公告)号: | CN203134328U | 公开(公告)日: | 2013-08-14 |
发明(设计)人: | 金泰逵;孙拓 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;黄灿 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 及其 显示装置 | ||
1.一种像素电路,包括在第一电压信号端子和第二电压信号端子之间串联的发光器件和用于驱动所述发光器件的驱动晶体管,其特征在于,所述像素电路还包括:
用于响应一第一控制信号,控制所述驱动晶体管的状态,使所述发光器件发光或关闭的发光控制模块,所述发光控制模块的输入端与所述第一控制信号连接,输出端分别与所述驱动晶体管的源极和漏极连接;
用于响应一第二控制信号,断开或导通所述驱动晶体管的栅极与源极之间的连接,使所述发光器件发光时所述驱动晶体管的栅极处的电压补偿所述驱动晶体管的阈值电压的补偿模块,所述补偿模块的输入端与第二控制信号连接,输出端分别与所述驱动晶体管的栅极、源极和所述发光控制模块连接。
2.如权利要求1所述的像素电路,其特征在于,所述发光控制模块具体包括:
第二开关晶体管,所述第二开关晶体管的栅极与所述第一控制信号连接,源极与所述驱动晶体管的漏极连接;
第三开关晶体管,所述第三开关晶体管的栅极与所述第一控制信号连接,用于响应所述第一控制信号,断开或导通所述驱动晶体管与所述发光器件的连接,所述第三开关晶体管的漏极与所述驱动晶体管的源极连接,所述第三开关晶体管的源极与所述发光器件连接;
所述补偿模块具体包括:
串联设置在所述第二开关晶体管的漏极和所述驱动晶体管的栅极之间的第一电容和第二电容;
用于响应所述第二控制信号,断开或导通所述驱动晶体管的栅极与源极之间的连接的第一开关晶体管,所述第一开关晶体管设置在所述驱动晶体管的栅极与源极之间,所述第一开关晶体管的栅极与所述第二控制信号连接。
3.如权利要求2所述的像素电路,其特征在于,所述补偿模块还包括:
第五开关晶体管,所述第五开关晶体管的栅极与所述第二控制信号连接,所述第五开关晶体管的源极与参考电压连接,所述第五开关晶体管的漏极与所述第一电容与所述第二电容之间的公共连接端连接。
4.如权利要求3所述的像素电路,其特征在于,所述补偿模块还包括:
第四开关晶体管,设置于数据信号端子和所述第二开关晶体管与所述第一电容的公共连接端之间,且所述第四开关晶体管的栅极与所述第二控制信号连接,所述第四开关晶体管的漏极与所述第一电容的一端连接,所述第四开关晶体管的源极与数据信号连接。
5.如权利要求3所述的像素电路,其特征在于,所述参考电压接地连接。
6.如权利要求2所述的像素电路,其特征在于:
在第一阶段,所述第一控制信号和所述第二控制信号输出低电平,所述第一开关晶体管、所述第二开关晶体管和所述第三开关晶体管均导通,所述驱动晶体管的栅极与漏极连接;
在第二阶段,所述第一控制信号输出高电平,所述第二控制信号输出低电平,所述第一开关晶体管导通,所述第二开关晶体管和所述第三开关晶体管断开,所述驱动晶体管的栅极与漏极保持连接;
在第三阶段,所述第一控制信号输出低电平,所述第二控制信号输出高电平,所述第一开关晶体管断开,所述第二开关晶体管和所述第三开关晶体管导通,所述驱动晶体管的栅极与漏极断开,所述驱动晶体管饱和,所述发光器件发光。
7.一种显示装置,包括如权利要求1至6任一项所述的像素电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320154676.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多接头的输液管装置
- 下一篇:一种医用擦洁方巾结构