[实用新型]一种TCN网络MVB总线物理层一致性测试系统有效
申请号: | 201320386681.0 | 申请日: | 2013-06-28 |
公开(公告)号: | CN203406893U | 公开(公告)日: | 2014-01-22 |
发明(设计)人: | 刘博;李鑫;韦巍;金杰;余建 | 申请(专利权)人: | 浙江大学 |
主分类号: | H04L12/26 | 分类号: | H04L12/26 |
代理公司: | 杭州中成专利事务所有限公司 33212 | 代理人: | 周世骏 |
地址: | 310027 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 tcn 网络 mvb 总线 物理层 一致性 测试 系统 | ||
1.一种TCN网络MVB总线物理层一致性测试系统,包括上位机,其特征在于,还包括MVB总线物理层一致性测试仪和被测设备;
所述MVB总线物理层一致性测试仪包括电源模块、控制与接口模块和高速AD-DA模块;
电源模块用于提供MVB总线物理层一致性测试仪所需的5V,+-12V电源;
高速AD-DA模块包括高速AD模块和高速DA模块,高速AD-DA模块通过PCI总线和上位机相连接;高速AD模块包括一块双通道的AD板卡,并设有AD接口0、AD接口1,两个接口用于连接控制与接口模块;高速DA模块包括一块单通道的DA板卡,并设有DA接口0,用于连接控制与接口模块;
控制与接口模块包括接口模块和控制模块;接口模块设有与高速AD模块相连接的AD接口00、AD接口11,与高速DA模块相连接的DA接口00,与上位机相连的RS232接口,与被测设备相连接的两个9针SUB-D接口,接口模块还设有独立的接口电路模块,用于与高速AD-DA模块或被测设备构成测试电路;控制模块包括核心控制模块、继电器模块、高速模拟开关模块和信号调理模块;核心控制模块包括板上CPU,其IO口的电平高低变化由上位机控制;继电器模块包括继电器,各继电器用于通过通断控制各接口电路独立接入测试电路并按需求进行切换,继电器模块与板上CPU的IO口相连,并通过IO口的电平变化控制各继电器的通断;高速模拟开关模块用于信号波形测试时信号调理模块、高速DA模块快速的接入和断开,高速模拟开关模块中的高速模拟开关的接入和断开,由板上CPU的IO口电平高低决定;信号调理模块用于调理高速DA模块产生的波形;
所述上位机用于控制控制与接口模块中的板上CPU的IO口电平和进行数据的处理分析。
2.根据权利要求1所述的一种测试系统,其特征在于,所述被测设备分为ESD和EMD介质两类,即单线结构用于短距离传输的电介质和用于中距离传输的电介质,并通过两个9针的Sub-D的连接器接入MVB总线物理层一致性测试仪。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320386681.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:混合搅拌用磁力密封传动一体装置
- 下一篇:一种单头出线发热管