[实用新型]一种结合处理器纠检错机制与存储器SDP机制的应用装置有效
申请号: | 201320397666.6 | 申请日: | 2013-07-05 |
公开(公告)号: | CN203673470U | 公开(公告)日: | 2014-06-25 |
发明(设计)人: | 谭超;赵磊;牛磊 | 申请(专利权)人: | 中国航天科技集团公司第五研究院第五一三研究所 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 北京理工大学专利中心 11120 | 代理人: | 仇蕾安;付雷杰 |
地址: | 264003 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 结合 处理器 检错 机制 存储器 sdp 应用 装置 | ||
1.一种结合处理器纠检错机制与存储器SDP机制的应用装置,其特征在于,该结合装置包括:
SPARCV7/V8处理器,该处理器包括32位数据线、8位校位线,使能信号(OE*)端口和片选信号(CS*)端口;
使能控制电路,该使能控制电路包括两个输入端和两个输出端;
驱动器,该驱动器包括驱动门(EN1)、驱动门(EN2),端口(1A)、端口(1B)、端口(2A)、端口(2B);
程序存储器,包括数据区和校验区,以及校验区的8位校验线;
所述使能控制电路的两个输入端中的一个输入端与使能信号(OE*)端口相接,另一个输入端与片选信号(CS*)端口相接,两个输出端中的一个与驱动门EN1相接,另一个输出端与驱动门(EN2)相接;
所述SPARCV7/V8处理器的32位数据线与所述数据区相接;
所述SPARCV7/V8处理器的32位数据线中的低8位数据线与端口(1A)相接,所述校验区的8位校验线与端口(1B)相接;
所述SPARCV7/V8处理器的8位校位线与端口(2A)相接,所述校验区的8位校验线与端口(2B)相接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第五研究院第五一三研究所,未经中国航天科技集团公司第五研究院第五一三研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320397666.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:钢坯专用轧机
- 下一篇:一种节能型有机污染土壤热脱附修复处理系统