[实用新型]一种移相全桥周期自保护电路有效
申请号: | 201320463893.4 | 申请日: | 2013-07-31 |
公开(公告)号: | CN203434602U | 公开(公告)日: | 2014-02-12 |
发明(设计)人: | 杜贵平;朱天生 | 申请(专利权)人: | 华南理工大学 |
主分类号: | H02H7/12 | 分类号: | H02H7/12 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 何淑珍 |
地址: | 511458 广东省广州市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 移相全桥 周期 保护 电路 | ||
1.一种移相全桥周期自保护电路,其特征在于包括:DSP处理器、电流采样及其比较电路(1)、有源晶振电路(2)、第一下降沿触发D触发器(D1)、第二下降沿触发D触发器(D2)、第一双输入或门(OR1)、第二双输入或门(OR2)、第一非门(NOT1)、第一双输入与门(AND1)、第二双输入与门(AND2)、第三双输入与门(AND3)、第四三输入与门(AND4)、第五双输入与门(AND5)、第六双输入与门(AND6)、第七双输入与门(AND7)、第八双输入与门(AND8);所述的DSP处理器包括第一输入PWM信号输出端(3)、第二输入PWM信号输出端(4)、第三输入PWM信号输出端(5)、第四输入PWM信号输出端(6);所述第一下降沿触发D触发器(D1)的D输入端与第一输入PWM信号输出端(3)连接,CLK输入端与第二双输入或门(OR2)的输出端连接;所述第一非门(NOT1)的输出端与第一输入PWM信号输出端(3)连接;所述第一双输入与门(AND1)的第一输入端与第一非门(NOT1)的输出端连接,第二输入端与第一下降沿触发D触发器(D1)的输出Q连接;所述第二双输入与门(AND2)的第一输入端与第一下降沿触发D触发器(D1)的输出Q非连接,第二输入端与第一输入PWM信号输出端(3)连接;所述第一双输入或门(OR1)的第一输入端与第一双输入与门(AND1)的输出端连接,第二输入端与第二双输入与门(AND2)的输出端连接;所述第二下降沿触发D触发器(D2)的D输入端与第二双输入或门(OR2)的输出端连接,CLK输入端与有源晶振电路(2)的输出端(CLKIN)连接;所述第三双输入与门(AND3)的第一输入端与电流采样及其比较电路(1)的输出端连接,第二输入端与第二下降沿触发D触发器(D2)的输出端Q连接;所述第四三输入与门(AND4)的第一输入端与第二下降沿触发D触发器(D2)的输出端Q非连接,第二输入端与电流采样及其比较电路(1)的输出端连接,第三输入端与第一双输入或门(OR1)的输出连接;所述的第二双输入或门(OR2)的第一输入端与第三双输入与门(AND3)的输出连接,第二输入端与第四三输入与门(AND4)的输出连接;所述的第五双输入与门(AND5)、第六双输入与门(AND6)、第七双输入与门(AND7)、第八双输入与门(AND8)的第一输入端分别与第一输入PWM信号输出端(3)、第二输入PWM信号输出端(4)、第三输入PWM信号输出端(5)、第四输入PWM信号输出端(6)相连;所述第五双输入与门(AND5)、第六双输入与门(AND6)、第七双输入与门(AND7)、第八双输入与门(AND8)的第二输入端均连在一起,并与第二双输入或门(OR2)输出端相连;所述第五双输入与门(AND5)、第六双输入与门(AND6)、第七双输入与门(AND7)、第八双输入与门(AND8)的输出分别用于控制移相全桥电路两桥臂上4个IGBT开关管的开关。
2.根据权利要求1所述的一种移相全桥周期自保护电路,其特征在于所述的电流采样及其比较电路(1)包括:霍尔电流传感器P、16个电阻(R1-R16)、7个电容(C1-C7)、4个二极管(D1-D4)和2个运算放大器(U1、U2);所述的电流采样及其比较电路(1)采样的电流信号为流过IGBT的电流,当IGBT出现过流时,电流采样及其比较电路(1)的输出端的输出(VI)为低电平;相反当IGBT电流正常时电流采样及其比较电路(1)的输出端的输出(VI)为高电平。
3.根据权利要求1所述的一种移相全桥周期自保护电路,其特征在于所述的DSP处理器采用德州仪器公司2000系列DSP处理器。
4.根据权利要求1所述的一种移相全桥周期自保护电路,其特征在于第一输入PWM信号输出端(3)输出第一输入PWM信号(PWM1)、第二输入PWM信号输出端(4)输出第二输入PWM信号(PWM2)、第三输入PWM信号输出端(5)输出第三输入PWM信号(PWM3)、第四输入PWM信号输出端(6)输出第四输入PWM信号(PWM4),所述的第一输入PWM信号(PWM1)、第二输入PWM信号(PWM2)、第三输入PWM信号(PWM3)、第四输入PWM信号(PWM4)组成4路移相全桥驱动信号,其中第二输入PWM信号(PWM2)由第一输入PWM信号(PWM1)反向得到,第四输入PWM信号(PWM4)由第三输入PWM信号(PWM3)反向得到。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320463893.4/1.html,转载请声明来源钻瓜专利网。