[实用新型]基于SOPC的双目视频拼装置有效
申请号: | 201320524570.1 | 申请日: | 2013-08-27 |
公开(公告)号: | CN203522895U | 公开(公告)日: | 2014-04-02 |
发明(设计)人: | 欧阳宁;张彤;莫建文;首照宇;吕东欢;袁华;陈利霞 | 申请(专利权)人: | 桂林电子科技大学 |
主分类号: | H04N5/265 | 分类号: | H04N5/265;H04N7/18;H04N5/262 |
代理公司: | 桂林市华杰专利商标事务所有限责任公司 45112 | 代理人: | 巢雄辉 |
地址: | 541004 广西*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 sopc 双目 视频 装置 | ||
1.基于SOPC的双目视频拼接装置,包括视频采集装置、视频融合装置、视频传输装置和上位机,其特征在于:一对CMOS图像传感器通过FPGA端口与一对双目视频采集模块分别连接;一对双目视频采集模块一起连接双目视频存储模块;双目视频存储模块输出端的一路经特征提取协处理器与双目视频输出模块相连接,另一路与双目视频显示模块相连接;双目视频输出模块还分别连接NiosII处理器和上位机,双目视频显示模块还连接VGA显示器。
2.根据权利要求1的装置,其特征在于:一对双目视频采集模块分别连接至一对CMOS图像传感器CMOS_1和CMOS_2对应的DMA控制器DMA_1和DMA_2;双目视频采集模块主要包括CMOS图像传感器初始化控制器与Avalon流模式视频采集控制器,二者通过Avalon总线连接。
3.根据权利要求1的装置,其特征在于:双目视频显示模块主要包括VGA显示时序发生器和缓存数据的异步FIFO,二者通过Avalon总线连接;VGA显示时序发生器通过D/A转换芯片连接VGA显示器。
4.根据权利要求1的装置,其特征在于:将USB芯片通过FPGA端口与双目视频输出模块连接,设置USB芯片为Slave FIFO从机模式;双目视频输出模块主要包括异步FIFO缓存器和与之连接的Avalon流模式视频输出控制器。
5.根据权利要求1的装置,其特征在于:双目视频存储模块通过FPGA端口与两片SDRAM相连;双目视频存储模块主要是以两片SDRAM为核心的与之对应的两组DMA控制器DMA_1和DMA_2。
6.根据权利要求1的装置,其特征在于:特征提起协处理器包括低通滤波模块及其后顺序连接的求导计算模块、兴趣值计算及邻域非极大值抑制模块;低通滤波器模块采用改进后的模块:
求导计算模块采用将X与Y方向的求导模板[-1,-2,0,2,1]和[-1,-2,0,2,1]T合并成的5×5的模板:
兴趣值的邻域非极大值抑制模块使用3条Line Buffer和一个3×3的D触发器阵列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桂林电子科技大学,未经桂林电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320524570.1/1.html,转载请声明来源钻瓜专利网。