[实用新型]一种抑制运放共模干扰的电路有效
申请号: | 201320610719.8 | 申请日: | 2013-09-30 |
公开(公告)号: | CN203563010U | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 陈广辉;蒋立昕;代大志 | 申请(专利权)人: | 洛阳隆盛科技有限责任公司 |
主分类号: | H03F1/34 | 分类号: | H03F1/34;H03F1/26 |
代理公司: | 洛阳市凯旋专利事务所 41112 | 代理人: | 陆君 |
地址: | 471009 河南*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 抑制 运放共模 干扰 电路 | ||
技术领域
本实用新型涉及一种针对运算放大器输出精度的电路,特别是一种抑制运放共模干扰的电路。
背景技术
近年,数字电路的应用越来越广,人们开始意识到数字电路的优越性。数字电路广泛应用于各行各业。小信号处理液越来越多,尤其是在DSP、ARM、单片机中。而很多小信号输入到这些CPU之前都需要运算放大器做运算处理。同样在系统的反馈控制领域也需要用运算放大器对小信号进行运算控制。在运算放大器处理这些小信号时就会难免受到共模信号的干扰,这种干扰会影响运算精度从而影响系统的最终输出精度。
发明内容
本实用新型所要解决的技术问题是提供一种抑制运放共模干扰的电路,可显著抑制共模信号对运算放大器的干扰,使运算放大器的负向输入端和正向输入端电位都为零;克服一般信号处理时运算放大器都工作在闭环工作状态下,负反馈电路的共模信号要达到几伏以上的缺点。
为了实现解决上述技术问题的目的,本实用新型采用了如下技术方案:
本实用新型的一种抑制运放共模干扰的电路,包括运算放大器、第一电阻、第二电阻、第三电阻,其中,第一电阻一端接输入信号,另一端接运算放大器的正输入端;第二电阻一端接参考电压,另一端接运算放大器的正输入端;第三电阻接运算放大器的负向输入端,另一输入端接输入信号地,电路输出端为运算放大器的输出端。
本实用新型电路可提高电压反馈精度从而提高电源输出电压精度。信号输入电路与基准输入电路同时接在运算放大器的正向输入端,从而使运算放大器的共模信号降到很小甚至接近零。
本实用新型不限于应用于电源。该电路还可以广泛应用于数字电路里的信号转换电路、采样保持电路以及自动控制系统里的很多领域。
通过采用上述技术方案,本实用新型具有以下的有益效果:
本实用新型的为了抑制共模信号对运放输出的干扰,由于一般信号处理时运算放大器都工作在闭环工作状态下,根据运算放大器工作原理可知本电路可以使运算放大器的负向输入端和正向输入端电位都为零,而一般的运算放大器负反馈电路的共模信号要达到几伏以上。因此本实用新型电路可显著抑制共模信号对运算放大器的干扰。
附图说明
图1是本实用新型抑制运放共模干扰的电路的电路图。
图中,N1-运算放大器, R1-第一电阻, R2-第二电阻,R3-第三电阻,Uin-输入信号,Vref-参考电压,OUT-输出端。
具体实施方式
下面结合附图对本专利进一步解释说明。但本专利的保护范围不限于具体的实施方式。
实施例1
如图1所示,本专利的抑制运放共模干扰的电路,包括运算放大器N1、第一电阻R1、第二电阻R2、第三电阻R3,其中,第一电阻R1一端接输入信号Uin,另一端接运算放大器N1的正输入端;第二电阻R2一端接参考电压Vref,另一端接运算放大器N1的正输入端;第三电阻R3接运算放大器N1的负向输入端,另一端接输入信号地。
由于一般信号处理时运算放大器都工作在闭环工作状态下,为了抑制共模信号对运放输出的干扰,根据运算放大器工作原理可知本电路可以使运算放大器的负向输入端和正向输入端电位都为零,而一般的运算放大器负反馈电路的共模信号要达到几伏以上。因此本实用新型电路可显著抑制共模信号对运算放大器的干扰。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于洛阳隆盛科技有限责任公司,未经洛阳隆盛科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320610719.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:喷管防搭料式加料筒类设备连续喷清装置
- 下一篇:小型医用电凝镊底座