[实用新型]一种图像传感器有效
申请号: | 201320621385.4 | 申请日: | 2013-10-10 |
公开(公告)号: | CN203492113U | 公开(公告)日: | 2014-03-19 |
发明(设计)人: | 庄永军;吴乘跃 | 申请(专利权)人: | 旗瀚科技有限公司 |
主分类号: | H04N5/232 | 分类号: | H04N5/232;H04N5/341 |
代理公司: | 深圳力拓知识产权代理有限公司 44313 | 代理人: | 龚健 |
地址: | 518000 广东省深圳市福田区深南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 图像传感器 | ||
技术领域
本实用新型涉及图像处理领域,特别涉及一种图像传感器。
背景技术
随着图像摄录技术的高速发展,高品质的图像传感器越来越深入人们的生活,而大量的图片拍摄工作要求图像传感器能够快速准确地将拍摄下来的图像传输出去。同时,越来越多的中低价位的设备中也需要用到图像传感器,因此需要为相应的设备开发与图像传感器连接的数据交互接口。
现有技术包括由图像传感器直接输出图像,即主动输出图像的方式;或者在装备图像传感器的设备上专门配备用于与图像传感器进行数据交互的接口,进行数据的传输和控制。
以上方式至少包含以下缺点:
使用主动输出方式是图像传感器日前应用较多的数据传输方法,但这种方法要求上位机控制芯片在连接图像传感器后,就要根据图像传感器送出数据的时序进行实时接收。这种方法在上位机控制芯片负载不大,任务不多时是可以实现的,但目前大部分手机都具备很多多媒体功能,当其他任务也在运行时,图像传感器传送的大量数据就会造成上位机控制芯片大量的时间和空间被占用,造成其他任务无法执行或自身图像数据在传输过程中丢失。这种图像传感器已经不能适应现在的多功能手机应用。如果因为图像传感器自身不具备被动传输图像数据的能力,而在上位机控制芯片上另行连接其他芯片达到控制数据传输的目的,增加了芯片尺寸,提高成本。这种方式的便携式设备价格高,不利于市场推广。
实用新型内容
本实用新型要解决的技术问题是克服上述缺陷,提供一种造价低廉、能够在不增加芯片尺寸的前提下,使用图像传输的缓冲方式控制传输数据的图像传感器。
为解决上述问题,本实用新型所采用的技术方案是:
一种图像传感器,关键是:包括用于采集曝光后的图像信息和环境光强的图像采集模块,图像采集模块电连接有并行总线接口,并行总线接口电连接有模拟信号处理模块,模拟信号处理模块通过模数转换模块连接数字处理模块;所述图像采集模块、并行总线接口、模拟信号处理模块、模数转换模块、数字处理模块分别连接控制模块。
作为一种改进,所述并行总线接口包括缓存控制模块和信号中断生成模块,缓存控制模块和信号中断生成模块分别连接控制模块。
作为一种改进,所述控制模块为上位机控制芯片。
作为一种改进,所述并行总线接口包括EMI并行输出总线。
作为一种改进,所述上位机控制芯片包括由数字处理延时模块和模拟处理延时模块。
由于采用了上述技术方案,与现有技术相比,本实用新型通过增加并行总线接口,并且在上位机控制芯片中增加了数字处理延时模块和模拟处理延时模块。并行总线接口能利用其中的缓存保存来自图像采集模块的图像数据,当缓存中保存的数据达到与上位机控制芯片约定的数据上限后,缓存控制模块向中断信号生成模块发送控制命令,中断信号生成模块生成中断信号并发送给上位机控制芯片。上位机控制芯片在数字处理延时模块和模拟处理延时模块的作用下实现图像接收或者输出,最后发送片选信号和读取信号至缓存控制模块,通过缓存控制模块从缓存中读出数据。因此,图像传感器中的数据首先被保存在缓存中,而不是直接向上位机控制芯片发送,上位机控制芯片在数字处理延时模块和模拟处理延时模块的作用下实现图像接收或者输出,数据的发送频率由上位机控制芯片控制,从而实现图像传感器被动向上位机控制芯片发送数据。
本实用新型造价低廉,便于推广,并且本实用新型在缓冲控制模块和上位机控制芯片的作用下,使用图像传输的缓冲方式,实现控制传输数据的目的。
同时下面结合附图和具体实施方式对本实用新型作进一步说明。
附图说明
图1为本实用新型一种实施例的原理框图。
具体实施方式
实施例:
如图1所示,一种图像传感器,包括用于采集曝光后的图像信息和环境光强的图像采集模块,图像采集模块电连接有并行总线接口,并行总线接口电连接有模拟信号处理模块,模拟信号处理模块通过模数转换模块连接数字处理模块;所述图像采集模块、并行总线接口、模拟信号处理模块、模数转换模块、数字处理模块分别连接控制模块。
在本实施例中,所述并行总线接口包括缓存控制模块和信号中断生成模块,缓存控制模块和信号中断生成模块分别连接控制模块。
所述控制模块为上位机控制芯片。所述并行总线接口包括EMI并行输出总线。
在本实施例中,所述上位机控制芯片包括由数字处理延时模块和模拟处理延时模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旗瀚科技有限公司,未经旗瀚科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320621385.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:适用于软—硬钻进对象的取心钻头
- 下一篇:自动棉签盒