[实用新型]数据处理装置存储系统有效
申请号: | 201320667830.0 | 申请日: | 2013-10-28 |
公开(公告)号: | CN203720828U | 公开(公告)日: | 2014-07-16 |
发明(设计)人: | 高旭 | 申请(专利权)人: | 西安辉盛科技发展有限责任公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 西安亿诺专利代理有限公司 61220 | 代理人: | 刘斌 |
地址: | 710075 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 装置 存储系统 | ||
技术领域
本实用新型涉及一种存储系统,具体涉及一种数据处理装置存储系统。
背景技术
随着科技的飞速发展,生产过程变得越来越复杂,要求数据处理装置具备更高的处理速度、更多的功能集成和多样化的外部接口。随着计算机技术、信息技术和集成电路制造技术的进步,人们已能设计复杂的数据处理装置。
文基于嵌入式CPU和嵌入式操作系统,设计了具有多路万能信号采集、大容量存储系统、USB接口、网络接口和RS485接口的数据处理装置,实现了具有抗掉电功能的文件存储系统。
发明内容
本实用新型的目的在于提供一种数据处理装置存储系统,其基于嵌入式CPU和嵌入式操作系统开发出具有多路信号采集、大容量存储、多样化的外部接口的特点的数据处理装置存储系统,很好地适应了目前对该类存储系统的要求。
本实用新型的技术解决方案是:
一种数据处理装置存储系统,包括主系统,与主系统连接的NAND闪存,其特殊之处在于:所述主系统为嵌入式芯片S3C44BOX,所述嵌入式芯片S3C44BOX为32位的RISC处理器,其内部集成了动态RAM控制器、LCD控制器、实时时钟、UART控制器、定时器、中断控制器、DMA控制器和大量的I/O端口;所述主系统设置USB接口、网络接口和RS485接口;所述主系统连接一多路信号采集子系统。
上述多路信号采集子系统包括用AT89C52单片机作为的CPU,采用18 bit串行接口的多斜率积分式的AD芯片MAXl32作为数据采集器件, PGA信号放大电路和信号调理电路;所述多路信号采集子系统通过RS422接口和主系统进行信息通信。
上述多路信号采集子系统选择了10M/100M自适应网卡接口芯片91C113,在系统中加载TCP/IP协议驱动后,即可实现局域网通信和Intenet通信。
上述NAND闪存采用8 bit的16 MB 的K9F2808。
本实用新型的优点在于:基于嵌入式CPU和嵌入式操作系统开发出具有多路信号采集、大容量存储、多样化的外部接口的特点的数据处理装置存储系统,很好地适应了目前对该类存储系统的要求。
附图说明
图1为本实用新型结构原理框图。
具体实施方式
参见图1,一种数据处理装置存储系统,包括主系统,与主系统连接的NAND闪存,主系统为嵌入式芯片S3C44BOX,嵌入式芯片S3C44BOX为32位的RISC处理器,其内部集成了动态RAM控制器、LCD控制器、实时时钟、UART控制器、定时器、中断控制器、DMA控制器和大量的I/O端口;主系统设置USB接口、网络接口和RS485接口;所述主系统连接一多路信号采集子系统。
多路信号采集子系统包括用AT89C52单片机作为的CPU,采用18 bit串行接口的多斜率积分式的AD芯片MAXl32作为数据采集器件, PGA信号放大电路和信号调理电路;所述多路信号采集子系统通过RS422接口和主系统进行信息通信。多路信号采集子系统选择了10M/100M自适应网卡接口芯片91C113,在系统中加载TCP/IP协议驱动后,即可实现局域网通信和Intenet通信。
NAND闪存采用8 bit的16 MB 的K9F2808。它由1 024个块组成,每个块有32页,每页528 Byte。
NAND闪存的uCLinux驱动程序设计在uCLiunx系统中使用K9F2808芯片需要编写其驱动程序,设置其必要的初始化信息。uCLinux操作系统把NANDflash作为块设备,通过MTD(Memory Technology Devices)系统实现对NAND闪存的管理和使用。NAND闪存芯片与MTD块设备驱动之间的关系如图3所示。只需按照一定规则霞新编写NAND专用芯片驱动层即可实现K9F2808芯片的驱动,具体方法如下:
(1 )在drivers/mtd/nand/目录下新建一个文件,文件名为K9F2808.c。
(2)在K9F2808.c中加入flash分区定义代码,将K9F2808的存储空间分为一个16MB分区,代码如下:
const static struct mtd—partition partition—info[]={name:”Nand flash partition 1”, offset:0,size:164102481024 l:
(3)根据实际电路连接,定义K9F2808的串行时序引脚和地址,具体代码如下:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安辉盛科技发展有限责任公司,未经西安辉盛科技发展有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320667830.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:多相位感应产品测距添加装置
- 下一篇:平开窗的边框组件型材