[实用新型]一种多射频卡的门禁读取器有效
申请号: | 201320692590.X | 申请日: | 2013-11-05 |
公开(公告)号: | CN203562036U | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 唐海龙 | 申请(专利权)人: | 成都爪媒科技有限公司 |
主分类号: | G07C9/00 | 分类号: | G07C9/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四川省成都市高*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频卡 门禁 读取器 | ||
技术领域
本实用新型涉及一种门禁读取器,尤其涉及一种多射频卡的门禁读取器。
背景技术
门禁系统是对重要区域或通道的出入口进行管理与控制的系统。随着社会的发展,它已不局限于简单的对门锁或钥匙的管理,而是集自动识别技术和现代化管理技术与一体的新型现代化安全管理系统,已成为安全防范系统中极为重要的一部分,被广泛应用中智能大厦、办公室、宾馆等场合。
现有的门禁读取器的生产厂家不同,可读取的RF频率各不相同,兼容性差,即使可以读取,需要在主控器内进行相应频率的转化以识别用户的信息,读取效率低,不能适应多种射频卡同时存在的情况。
实用新型内容
本实用新型的目的就在于为了解决上述问题而提供一种结构简单,兼容性性好的多射频卡的门禁读取器。
本实用新型通过以下技术方案来实现上述目的:
本实用新型包括主控器、门锁驱动电路、报警装置、本地存储器、读写芯片和时间电路,所述读写芯片为多个读写芯片,所述读写芯片的输出端分别与所述主控器的输入端连接,所述时间电路的触发输出端与所述微处理器的触发输入端连接,所述主控器的控制输出端与所述门锁驱动电路的控制输入端连接,所述主控器的输出端与所述报警装置的输入端连接,所述本地存储器的数据端口与所述主控器的数据端口连接。
具体地,所述主控器上设置有串口接口电路,所述串口接口电路输出端与PC机的输入端连接。
进一步地,所述报警装置为声光报警装置。
具体地,所述读写芯片为RFID读写芯片。
本实用新型的有益效果在于:
本实用新型通过多个读写芯片和时间电路提高了门禁读取器的读取速度,避免主控器瞬间接收多个读写芯片的读写请求而发生死循环的现象,兼容性好,结构简单。
附图说明
图1是本实用新型的结构示意图;
具体实施方式
下面结合附图对本实用新型作进一步说明:
如图1所示,本实用新型包括主控器、门锁驱动电路、报警装置、本地存储器、读写芯片和时间电路,所述读写芯片为多个读写芯片,所述读写芯片的输出端分别与所述主控器的输入端连接,时间电路的触发输出端与微处理器的触发输入端连接,所述主控器的控制输出端与所述门锁驱动电路的控制输入端连接,所述主控器的输出端与所述报警装置的输入端连接,所述本地存储器的数据端口与所述主控器的数据端口连接。
所述主控器上设置有串口接口电路,所述串口接口电路输出端与PC机的输入端连接,方便对门禁系统进行升级更新,所述报警装置为声光报警装置,读写芯片为RFID读写芯片。
在本实施例子中,射频卡靠近本实用新型时候,第一读写芯片为13.56MHZ的读写芯片,第二读写芯片为12.26MHZ的读写芯片,当使用与读写频率相同的射频卡与第一读写芯片和第二读写芯片接触时,主控器上的时间电路依次对第一读写芯片和第二读写芯片进行读取排序,避免主控器瞬间接收多个读写芯片的读写请求而发生死循环的现象。
以上仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都爪媒科技有限公司,未经成都爪媒科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320692590.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种纸币清分机传送装置
- 下一篇:BRT快速公交闸机