[实用新型]NTP 格式的时间报文输出装置有效
申请号: | 201320699258.6 | 申请日: | 2013-11-07 |
公开(公告)号: | CN203535395U | 公开(公告)日: | 2014-04-09 |
发明(设计)人: | 张海龙;岳万强;王美芳 | 申请(专利权)人: | 山东中瑞电气有限公司 |
主分类号: | G04R20/04 | 分类号: | G04R20/04 |
代理公司: | 青岛发思特专利商标代理有限公司 37212 | 代理人: | 耿霞 |
地址: | 255086 山东省淄博市高新技*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ntp 格式 时间 报文 输出 装置 | ||
技术领域
本实用新型提供一种NTP格式的时间报文输出装置,属于卫星同步时钟对时技术领域。
背景技术
目前给电力系统二次设备提供对时的多为脉冲、串口报文、B码,但这三种信号存在一个缺陷,就是它们都是点对点的对时方式,一个信号给一个装置提供对时。但往往电厂或变电站的二次设备太多,卫星同步时钟提供的时间信号数量有限,而NTP网络时间信号是一点对多点的方式。只需要提供一路NTP时间信号到计算机网络上,在计算机网络上的所有计算机都可以接收时间信号,给自己对时,这就大大减少了使用的卫星同步时钟的输出信号数量,大大节约了成本。
实用新型内容
本实用新型的目的是提供一种能克服上述缺陷,为电力系统二次设备提供简便对时,同时大大提高电力系统二次设备运行的可靠性和准确性的NTP格式的时间报文输出装置。其技术方案为:
包括单片机、FLASH、2个SDRAM、网络控制芯片和隔离变压器,其特征在于:单片机采用AT91RM9200PQ208_0,FLASH采用28F128J3A,SDRAM采用HY57V281620,网络控制芯片采用DM9161AE,隔离变压器采用WE-SMT16,其中单片机的P21/RXD1脚接收卫星同步时钟的串口报文,单片机的PA2脚接收卫星同步时钟的PPS,单片机的ETX0脚和ETX1脚对应接网络控制芯片的RXD0和RXD1脚,单片机的ERX0脚和ERX1脚对应接网络控制芯片的TXD0和TXD1脚,网络控制芯片的TX+脚、TX-脚、RX+脚、RX-脚对应接隔离变压器的TD+脚、TD-脚、RD+脚和RD-脚,隔离变压器的TX+脚、TX-脚、RX+脚、RX-脚接输出,单片机的ADDR2脚~ADDR11脚分别对应接2个SDRAM的A0脚~A9脚,单片机的ADDR13脚~ADDR15脚分别对应接2个SDRAM的A10脚~A12脚,单片机的ADDR16脚~ADDR17脚分别对应接2个SDRAM的BA0脚~BA1脚,单片机的ADDR0脚接一个SDRAM的LDAM脚,单片机的DATA0脚~DATA15脚分别接该SDRAM的DQ0脚~DQ15脚和FLASH的DATA0脚~DATA15脚;单片机的ADDR1脚以及DATA16脚~DATA31脚分别接另一个SDRAM的LDAM脚以及DQ0脚~DQ15脚,单片机的ADDR0脚~ADDR24脚对应接FLASH的A0脚~A24脚。
本实用新型与现有技术相比,其优点是:本装置为网络上计算机提供时间信号,是一点对多点,相对于串口报文点对点对时大大提高了使用效率。设计新颖独特、结构简单,其适用范围广。
附图说明
图1是本实用新型实施例的接线图。
图中:1、单片机 2、FLASH 3、SDRAM 4、网络控制芯片 5、隔离变压器
具体实施方式
在图1所示的实施例中:单片机1采用AT91RM9200PQ208_0,FLASH2采用28F128J3A,SDRAM3采用HY57V281620,网络控制芯片4采用DM9161AE,隔离变压器5采用WE-SMT16,其中单片机1的P21/RXD1脚接收卫星同步时钟的串口报文,单片机1的PA2脚接收卫星同步时钟的PPS,单片机1的ETX0脚和ETX1脚对应接网络控制芯片4的RXD0和RXD1脚,单片机1的ERX0脚和ERX1脚对应接网络控制芯片4的TXD0和TXD1脚,网络控制芯片4的TX+脚、TX-脚、RX+脚、RX-脚对应接隔离变压器5的TD+脚、TD-脚、RD+脚和RD-脚,隔离变压器5的TX+脚、TX-脚、RX+脚、RX-脚接输出,单片机1的ADDR2脚~ADDR11脚分别对应接2个SDRAM3的A0脚~A9脚,单片机1的ADDR13脚~ADDR15脚分别对应接2个SDRAM3的A10脚~A12脚,单片机1的ADDR16脚~ADDR17脚分别对应接2个SDRAM3的BA0脚~BA1脚,单片机1的ADDR0脚接一个SDRAM3的LDAM脚,单片机1的DATA0脚~DATA15脚分别接该SDRAM3的DQ0脚~DQ15脚和FLASH2的DATA0脚~DATA15脚;单片机1的ADDR1脚以及DATA16脚~DATA31脚分别接另一个SDRAM3的LDAM脚以及DQ0脚~DQ15脚,单片机1的ADDR0脚~ADDR24脚对应接FLASH2的A0脚~A24脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东中瑞电气有限公司,未经山东中瑞电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320699258.6/2.html,转载请声明来源钻瓜专利网。