[实用新型]双主控控制器及电子系统有效
申请号: | 201320812812.7 | 申请日: | 2013-12-11 |
公开(公告)号: | CN203745604U | 公开(公告)日: | 2014-07-30 |
发明(设计)人: | M·布拉姆比拉;U·拉科尔;C·奥兹德米尔 | 申请(专利权)人: | 意法半导体公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 主控 控制器 电子 系统 | ||
1.一种双主控控制器,其特征在于,包括:
多个JTAG数据寄存器,包括可操作用于存储信息的控制器模式寄存器,所述信息指示标准JTAG操作模式或者处理器控制操作模式;
JTAG TAP控制器,适于通过标准测试访问端口接收控制信号;
处理器控制器,适于通过外部处理器总线接收处理器控制信号;
选择复用器,耦合到所述标准访问端口和所述外部处理器总线并且耦合到所述JTAG TAP控制器和所述处理器控制器,所述选择复用器可操作用于响应于JTAG模式选择信号输出在所述标准JTAG访问端口或者所述外部处理器总线上的信号;
逻辑电路,耦合到所述控制器模式寄存器并且耦合到所述选择复用器,并且适于接收强制JTAG信号,所述逻辑电路可操作用于响应于所述强制JTAG信号有效或者所述控制器模式寄存器中的所述信息指示所述标准JTAG操作模式,来激活所述JTAG模式选择信号,并且可操作用于响应于所述强制JTAG信号无效或者所述控制器模式寄存器中的所述信息指示所述处理器控制器操作模式,来去激活所述JTAG模式选择信号;
指令解码器和复用器电路,耦合到所述选择复用器和所述JTAG TAP控制器,并且耦合到所述标准测试访问端口和所述数据寄存器,所述指令解码器和复用器电路可操作用于施加来自所述选择复用器的控制信号以控制所述JTAG数据寄存器。
2.根据权利要求1所述的双主控控制器,其特征在于,所述处理器控制器包括状态机。
3.根据权利要求1所述的双主控控制器,其特征在于,还包括:字节序电路,可操作用于改变从所述指令解码器和复用器电路输出的读取数据的字节序。
4.根据权利要求1所述的双主控控制器,其特征在于,所述控制器模式寄存器存储重置位和模式位。
5.根据权利要求1所述的双主控控制器,其特征在于,所述处理器控制器包括:
状态机,适于耦合到所述外部处理器总线的命令总线部分并且可操作用于响应于在所述命令总线部分上的命令信号生成用于控制所述数据寄存器的控制信号;
串行化器,适于耦合到所述外部处理器总线的写入总线部分并且可操作用于响应于所述控制信号向所述数据寄存器提供在所述写入总线部分上施加的写入测试数据;以及
并行化器,适于耦合到所述外部处理器总线的读取总线部分并且可操作用于响应于所述控制信号在所述读取总线部分上提供来自所述数据寄存器的读取测试数据。
6.根据权利要求5所述的双主控控制器,其特征在于,还包括:字节序电路,耦合于所述并行化器与所述读取总线部分之间,并且可操作用于响应于来自所述状态机的所述控制信号改变在所述读取总线部分上施加的读取测试数据的字节序。
7.根据权利要求6所述的双主控控制器,其特征在于,还包括耦合于所述数据寄存器与所述并行化器之间的输出复用器。
8.根据权利要求1所述的双主控控制器,其特征在于,所述多个JTAG数据寄存器还包括位扫描寄存器、标识寄存器、旁路寄存器和附加用户数据寄存器。
9.根据权利要求8所述的双主控控制器,其特征在于,所述位扫描寄存器、标识寄存器、旁路寄存器和控制器模式寄存器仅由所述JTAG TAP控制器控制。
10.根据权利要求8所述的双主控控制器,其特征在于,所述指令解码器和复用器电路还包括:JTAG TAP控制器解码电路,可操作用于对所述选择复用器提供的来自所述标准测试访问端口的信号解码。
11.根据权利要求10所述的双主控控制器,其特征在于,所述指令解码器和复用器电路还包括:处理器解码电路,可操作用于对所述选择复用器提供的来自所述外部处理器总线的信号解码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体公司,未经意法半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320812812.7/1.html,转载请声明来源钻瓜专利网。