[发明专利]用于数字鉴相器的低功率小面积数字积分器有效
申请号: | 201380036323.X | 申请日: | 2013-05-17 |
公开(公告)号: | CN104428995B | 公开(公告)日: | 2017-05-03 |
发明(设计)人: | T·尼古因;S·G·特罗耶;D·K·凯斯 | 申请(专利权)人: | 菲尼萨公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 赵静 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 数字 鉴相器 功率 面积 积分器 | ||
1.一种锁相环电路,用于接收包括基准相位的参考信号,并产生包括与所述基准相位相关的源相位的源信号,所述锁相环电路包括:
第一电路,用于接收参考信号和源信号,并产生表示所述参考信号和所述源信号之间的相位差的校正信号;
第二电路,用于接收所述校正信号,并产生表示所述校正信号的相位-数字转换的数字信号;
第三电路,用于接收所述数字信号,并产生表示所述数字信号的转换值的控制信号;
第四电路,用于接收所述控制信号,并响应所述控制信号,产生源信号;和
窗口比较器,所述窗口比较器用于接收所述数字信号,并产生用于传递所述数字信号的特性在可接受范围之外的信号。
2.如权利要求1所述的锁相环电路,其中所述第二电路还用于抽取数字信号。
3.如权利要求1所述的锁相环电路,其中所述第二电路还用于对所述数字信号进行下采样。
4.如权利要求1所述的锁相环电路,其中所述第二电路还用于抽取并下采样所述数字信号。
5.如权利要求1所述的锁相环电路,其中所述第二电路包括连续时间∑-△调制器。
6.如权利要求1所述的锁相环电路,其中所述第三电路包括累加器和数模转换器,以及所述控制信号包括由累加器从所述数字信号产生的数码字的转换电压。
7.如权利要求1所述的锁相环电路,其中所述第一电路包括鉴相器,所述鉴相器用于产生二进制或者数字校正信号。
8.如权利要求1所述的锁相环电路,其中所述第三电路包括累加器,所述控制信号包括由所述累加器从所述数字信号产生的数码字,以及所述第四电路包括数字控制振荡器,所述数字控制振荡器用于响应于所述数码字产生源信号。
9.如权利要求1所述的锁相环电路,其中所述第四电路包括压控振荡器。
10.一种从含基准相位的参考信号产生源信号的方法,所述源信号包括与所述基准相位相关的源相位,所述方法包括:
接收所述参考信号和所述源信号;
产生用于传递所述参考信号和所述源信号之间的相位差的校正信号;
产生用于传递所述校正信号的相位-数字转换的数字信号;
产生用于传递所述数字信号的转换值的控制信号;
产生用于传递所述数字信号的特性在可接受范围之外的信号;以及
响应所述控制信号,产生所述源信号。
11.如权利要求10所述的方法,其中产生所述数字信号包括抽取所述校正信号。
12.如权利要求10所述的方法,其中产生所述数字信号包括下采样所述校正信号。
13.如权利要求10所述的方法,其中产生所述数字信号包括抽取和下采样所述校正信号。
14.如权利要求10所述的方法,其中所述校正信号的相位-数字转换包括对所述校正信号进行连续时间∑-△调制。
15.如权利要求10所述的方法,其中所述校正信号包括二进制校正信号或者数字校正信号。
16.如权利要求10所述的方法,其中产生所述控制信号包括对所述数字信号进行数模转换。
17.一种锁相环电路,用于接收包括基准相位的参考信号,并产生包括与所述基准相位相关的源相位的源信号,所述锁相环电路包括:
用于产生传递所述参考信号和所述源信号之间的相位差的校正信号的装置;
用于产生传递所述校正信号的相位-数字转换的数字信号的装置;
用于产生传递所述数字信号的转换值的控制信号的装置;
用于响应所述控制信号,产生所述源信号的装置;以及
产生用于传递数字信号的特性在可接受范围之外的信号的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于菲尼萨公司,未经菲尼萨公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380036323.X/1.html,转载请声明来源钻瓜专利网。