[发明专利]具有速率控制的异步模数转换器有效
申请号: | 201380044972.4 | 申请日: | 2013-08-30 |
公开(公告)号: | CN104584438B | 公开(公告)日: | 2018-06-05 |
发明(设计)人: | V·戈皮纳坦;U·达斯古普塔;G·迪亚加拉占 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 耦合到 速率控制电路 表现形式 输出电路 转换电路 配置 定时器 时间数字转换器 接收模拟信号 输出模拟信号 模数转换器 基准电路 基准信号 模拟信号 速率控制 同步数字 异步数字 输出 检测 申请 | ||
1.一种异步模数转换器,其包括:
比较电路,其被配置为接收模拟信号,其中所述比较电路进一步包括多个比较器;
基准电路,其被耦合到所述比较电路并且被配置为将多个基准信号提供给所述比较电路;
转换电路,其被耦合到所述比较电路并且被配置为检测所述比较电路的输出的变化;
时间数字转换器即TDC,其被耦合到所述比较电路;
定时器,其被耦合到所述比较电路;
速率控制电路,其被耦合到所述转换电路;以及
输出电路,其被耦合到所述速率控制电路以及所述TDC,其中所述输出电路被配置为输出所述模拟信号的同步数字表现形式和所述模拟信号的异步数字表现形式中的至少一个。
2.根据权利要求1所述的异步模数转换器,其中每个比较器被耦合到所述定时器和所述基准电路,并且其中每个比较器被配置为接收所述模拟信号。
3.根据权利要求2所述的异步模数转换器,其中所述定时器被配置为促使所述比较电路在预定时段之后对所述模拟信号重新采样。
4.根据权利要求3所述的异步模数转换器,其中所述TDC被配置为生成所述输出电路的时间戳。
5.根据权利要求4所述的异步模数转换器,其中所述转换电路进一步包括多个转换逻辑电路,其中每个转换逻辑电路被耦合在至少一个所述比较器与所述速率控制电路之间。
6.根据权利要求5所述的异步模数转换器,其中所述基准电路进一步包括:
基准逻辑电路;以及
基准发生器,其被耦合在所述基准逻辑电路与所述比较电路之间。
7.根据权利要求6所述的异步模数转换器,其中所述基准发生器进一步包括多个数模转换器即DAC,其中每个DAC被耦合在所述基准逻辑电路与至少一个所述比较器之间。
8.一种异步模数转换器,其包括:
比较电路,其具有:
第一比较器,其被配置为接收模拟信号;以及
第二比较器,其被配置为接收模拟信号;
基准电路,其被耦合到所述比较电路并且其被配置为将第一基准信号提供给所述第一比较器并且将第二基准信号提供给所述第二比较器;
转换电路,其被耦合到所述比较电路并且其被配置为检测所述比较电路的输出的变化;
时间数字转换器即TDC,其被耦合到所述比较电路;
定时器,其被耦合到所述比较电路;
速率控制电路,其被耦合到所述转换电路;以及
输出电路,其被耦合到所述速率控制电路和所述TDC,其中所述输出电路被配置为输出所述模拟信号的同步数字表现形式和所述模拟信号的异步数字表现形式中的至少一个。
9.根据权利要求8所述的异步模数转换器,其中所述定时器被配置为促使所述第一和第二比较器在预定时段后对所述模拟信号重新采样。
10.根据权利要求8所述的异步模数转换器,其中所述TDC被配置为生成所述输出电路的时间戳。
11.根据权利要求10所述的异步模数转换器,其中所述转换电路进一步包括:
第一转换逻辑电路,其被耦合在所述第一比较器与所述速率控制电路之间;以及;
第二转换逻辑电路,其被耦合在所述第二比较器与所述速率控制电路之间。
12.根据权利要求11所述的异步模数转换器,其中所述第一和第二转换逻辑电路中的每一个进一步包括寄存器。
13.根据权利要求12所述的异步模数转换器,其中所述基准电路进一步包括:
基准逻辑电路;以及
基准发生器,其被耦合在所述基准逻辑电路与所述比较电路之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380044972.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:图像处理装置、拍摄装置以及程序
- 下一篇:棉塞组合件