[发明专利]具有闪速存储处理器的混合式硬盘驱动器有效
申请号: | 201410018412.8 | 申请日: | 2014-01-16 |
公开(公告)号: | CN103942008A | 公开(公告)日: | 2014-07-23 |
发明(设计)人: | D·S·费舍尔;D·R·扎哈里斯 | 申请(专利权)人: | LSI公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F13/16 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 郭思宇 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 存储 处理器 混合式 硬盘驱动器 | ||
1.一种设备,包括:
闪速存储处理器,被配置成通信耦合到闪速存储部件和集成电路芯片,该集成电路芯片包括:
读/写通道器件,被配置成通信耦合到硬盘驱动组合件;
硬盘驱动控制器,可操作地耦合到读/写通道器件,该硬盘驱动控制器被配置成操作读/写通道器件以存储和取回硬盘驱动组合件上的数据,
其中,所述闪速存储处理器被配置成当命令表示用于访问硬盘驱动组合件的指令时向集成电路芯片提供该命令,并被配置成当该命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
2.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成当该命令表示用于访问硬盘驱动组合件的指令时促使集成电路芯片从掉电状态过渡至上电状态。
3.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成响应于DEVSLP信号而促使硬盘驱动组合件或闪速存储部件中的至少一个进入掉电状态。
4.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成通信耦合到主机设备,该主机设备被配置成向闪速存储处理器发布命令。
5.如权利要求4所述的设备,其中,所述主机设备被配置成向闪速存储处理器发布至少基本上并发的命令,其中,所述至少基本上并发的命令中的至少一个表示用于访问硬盘驱动组合件的指令,并且所述至少基本上并发的命令中的至少另外一个表示用于访问闪速存储部件的指令。
6.如权利要求1所述的设备,其中,所述闪速存储部件包括NAND闪速存储器单元阵列。
7.如权利要求1所述的设备,其中,所述闪速存储处理器被配置成向集成电路芯片供应旋转媒体命令并且并行地处理闪速媒体命令。
8.一种系统,包括:
主机设备,被配置成发布多个命令;
闪速存储处理器,被通信耦合到主机设备、闪速存储部件以及集成电路芯片,该集成电路芯片包括:
读/写通道器件,被通信耦合到硬盘驱动组合件;
硬盘驱动控制器,可操作地耦合到读/写通道器件,该硬盘驱动控制器被配置成操作读/写通道器件以存储和取回硬盘驱动组合件上的数据,
其中,所述闪速存储处理器被配置成当所述多个命令中的至少一个命令表示用于访问硬盘驱动组合件的指令时将所述多个命令中的所述至少一个命令提供给集成电路芯片,并被配置成当所述多个命令中的至少一个命令表示用于访问闪速存储部件的指令时访问闪速存储部件。
9.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成当该命令表示用于访问硬盘驱动组合件的指令时促使集成电路芯片从掉电状态过渡至上电状态。
10.如权利要求8所述的系统,其中,所述多个命令中的所述至少一个命令表示用于存储数据的写指令或用于读取数据的读指令中的至少一个。
11.如权利要求8所述的系统,其中,所述命令是至少基本上并发的命令,其中,所述至少基本上并发的命令中的至少一个表示用于访问硬盘驱动组合件的指令,并且所述至少基本上并发的命令中的至少另外一个表示用于访问闪速存储部件的指令。
12.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成响应于DEVSLP信号而促使硬盘驱动组合件或闪速存储部件中的至少一个进入掉电状态。
13.如权利要求8所述的系统,其中,所述闪速存储处理器经由串行ATA通信接口或外围部件快速互连通信接口中的至少一个被通信耦合到主机设备。
14.如权利要求8所述的系统,其中,所述闪速存储处理器被配置成向集成电路芯片供应旋转媒体命令并且并行地处理闪速媒体命令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于LSI公司,未经LSI公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410018412.8/1.html,转载请声明来源钻瓜专利网。