[发明专利]基于FPGA的嵌入式双核系统的自主配置方法无效
申请号: | 201410047913.9 | 申请日: | 2014-02-11 |
公开(公告)号: | CN103744713A | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 王少军;王晓璐;张启荣;彭宇;刘大同;彭喜元 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 岳泉清 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 嵌入式 系统 自主 配置 方法 | ||
1.基于FPGA的嵌入式双核系统的自主配置方法,其特征在于,所述基于FPGA的嵌入式双核系统包括FLASH存储器(1)、第一内部存储器(2)、第一外部设备(3)、外部存储器(4)、第一处理器(5)、第二处理器(6)、Mailbox IP核(7)、Mutex IP核(8)、Shared BRAM IP核(9)、PLBv46BRIDGE IP核(10)、第二内部存储器(11)和第二外部设备(12),
所述FLASH存储器(1)、第一内部存储器(2)和第一外部设备(3)与外部存储器(4)、第一处理器(5)、Mailbox IP核(7)、Mutex IP核(8)、Shared BRAM IP核(9)和PLBv46BRIDGE IP核(10)通过PLBv46_0总线进行数据交换,
外部存储器(4)、第二处理器(6)、Mailbox IP核(7)、Mutex IP核(8)、Shared BRAM IP核(9)和PLBv46BRIDGE IP核(10)与第二内部存储器(11)和第二外部设备(12)通过PLBv46_1总线进行数据交换;
基于FPGA的嵌入式双核系统的自主配置方法为:
步骤一、采用FPGA的嵌入式双核系统中的PLBv46BRIDGE IP核(10)设置地址范围参数ADDRESS RNG,地址范围参数ADDRESS RNG通过双端口的PLBv46BRIDGE IP核(10)进行双端口的拓展,使FLASH存储器(1)被PLBv46_0总线和PLBv46_1总线共用,
步骤二、在软件开发工具平台Xilinx Platform Studio中设计双核系统的硬件结构,生成系统的比特流文件system.bit,然后进入软件开发工具包Xilinx Software Development Kit,在软件开发工具包Xilinx Software Development Kit中编写引导程序bootloader_0.elf和bootloader_1.elf以及应用程序software_0.elf和software_1.elf,生成下载比特流文件download.bit,采用iMPACT下载工具将下载比特流文件download.bit进行格式转换,然后将转换格式后的.mcs文件烧写在FLASH存储器中,
步骤三、在软件开发工具包Xilinx Software Development Kit中将应用程序software_0.elf和software_1.elf进行FLASH存储器(1)的二次烧写,
步骤四、当系统上电或复位后,引导程序bootloader_0.elf和bootloader_1.elf会自动将
__烧入FLASH存储器(1)中的可执行文件搬移到外部存储器(4)中执行,直到发现结束标志位,系统运行结束。
2.根据权利要求1所述的基于FPGA的嵌入式双核系统的自主配置方法,其特征在于,FLASH存储器(1)采用型号为JS28F256P30实现。
3.根据权利要求1所述的基于FPGA的嵌入式双核系统的自主配置方法,其特征在于,外部存储器(4)采用型号为WD2RE01GX809-667G-PE的DDR2存储器实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410047913.9/1.html,转载请声明来源钻瓜专利网。