[发明专利]定义氧化层(OD)梯度减小的半导体器件及其制作方法有效
申请号: | 201410048069.1 | 申请日: | 2014-02-11 |
公开(公告)号: | CN104600066B | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 庄易霖;顾峻诚;钱清河;张简维平 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H01L27/02 | 分类号: | H01L27/02;H01L21/70 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,孙征 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 定义 氧化 od 梯度 减小 半导体器件 及其 制作方法 | ||
技术领域
本发明涉及半导体技术领域,更具体地,涉及定义氧化层(OD)梯度减小的半导体器件及其制作方法。
背景技术
半导体器件工业已经产生了多种降低成本的数字器件,以解决很多不同领域的问题。这由于递增的集成密度至少部分已实现。诸如晶体管、二极管、电阻器和电容器的各种集成电路元件的集成密度受益于最小部件尺寸连续缩减为深亚微米级,从而使得反过来允许更多组件集成到给定区域中。计算机辅助设计/电子设计自动化(CAD/EDA)工具有助于高度集成电路设计,包括在每个管芯上的许多定义氧化层(OD)区域。OD区域对应于有源器件区域,并且CAD/EDA工具限定它们的布置。
发明内容
为了解决现有技术中所存在的问题,根据本发明的一个方面,提供了一种方法,包括:
提供集成电路(IC)半导体器件的设计,所述集成电路半导体器件具有置放布局和与所述置放布局相关联的一套设计规则检查(DRC)规则;
根据对应于所述置放布局的OD密度信息计算插入区域中的OD密度以确定OD密度梯度;以及
选择伪单元并将所述伪单元增加到至少一个插入区域以使所述OD密度梯度减小。
在可选实施例中,计算所述OD密度包括:从包含所述置放布局中的至少一个单元的描述的单元库收集所述OD密度信息。
在可选实施例中,所述插入区域是设计规则检查(DRC)的检查窗口。
在可选实施例中,增加所述伪单元的步骤包括:将高OD密度伪单元增加到低OD密度区域以提高所述低OD密度区域的OD密度。
在可选实施例中,所述高OD密度伪单元选自填充单元和去耦单元。
在可选实施例中,增加所述伪单元的步骤包括:将低OD密度伪单元增加到高OD密度区域以降低所述高OD密度区域的OD密度。
在可选实施例中,所述低OD密度伪单元选自填充单元和边界单元。
在可选实施例中,所述方法还包括:对所述插入区域实施三维(3D)平滑化。
在可选实施例中,所述3D平滑化包括应用高斯加权内核。
根据本发明的另一方面,提供了一种方法,包括:
根据对应于集成电路(IC)的置放布局的OD密度信息计算插入区域中的定义氧化层(OD)密度;
对所述插入区域实施三维(3D)平滑化以确定至少一个低OD密度区域和至少一个高OD密度区域;
确定OD高于所述低OD密度区域的高OD伪单元并且将所述高OD伪单元增加到所述低OD密度区域;以及
确定OD低于所述高OD密度区域的低OD伪单元并且将所述低OD伪单元增加到所述高OD密度区域。
在可选实施例中,收集所述OD密度信息包括:从包含所述置放布局中的至少一个单元的描述的单元库收集所述OD密度信息。
在可选实施例中,所述插入区域是设计规则检查(DRC)的检查窗口。
在可选实施例中,所述高OD密度伪单元选自填充单元和去耦单元。
在可选实施例中,所述低OD密度伪单元选自填充单元和边界单元。
在可选实施例中,实施三维(3D)平滑化包括应用高斯加权内核。
根据本发明的又一方面,还提供了一种集成电路(IC)半导体器件,包括:
高定义氧化层(OD)密度区域;
低定义氧化层(OD)密度区域;以及
所述高OD密度区域和所述低OD密度区域中的伪单元,其中,对应于三维(3D)平滑化增加所述伪单元以使OD密度梯度减小。
在可选实施例中,所述低OD密度区域中的所述伪单元具有高于所述低OD密度区域的OD密度。
在可选实施例中,所述低OD密度区域中的所述伪单元选自填充单元和去耦单元。
在可选实施例中,所述高OD密度区域中的所述伪单元具有低于所述高OD密度区域的OD密度。
在可选实施例中,所述高OD密度区域中的所述伪单元选自填充单元和边界单元。
附图说明
以实例的方式示出了一个或多个实施例,但不用于限制本发明,在附图的示图中,其中,贯穿整个附图,具有相同参考数字的元件指代相同的元件。应该强调的是,根据工业中的标准实践,各种部件可不按比例绘制并且仅用于说明的目的。实际上,为了讨论的清楚的目的,附图中各种部件的尺寸可以任意地增大或减小。
图1是根据一个或多个实施例的在OD密度梯度减小之前的OD密度梯度减小的半导体器件的集成电路管芯的俯视图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410048069.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:掩模型只读存储器及制造方法
- 下一篇:多芯片半导体封装结构及制作方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的