[发明专利]适用于集成电路的输出电路以及相关的控制方法有效
申请号: | 201410068694.2 | 申请日: | 2014-02-27 |
公开(公告)号: | CN104883175B | 公开(公告)日: | 2018-06-19 |
发明(设计)人: | 周顺天 | 申请(专利权)人: | 晨星半导体股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 徐伟 |
地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动器 输入晶体管 缓冲电路 输出电路 集成电路 前驱动器 方法实施 内部信号 讯号输出 串接的 电连接 输出端 阻抗 | ||
1.一种适用于集成电路的输出电路,包含有:
驱动器,电连接至该集成电路外的二输出端以进行讯号输出;
前驱动器,用以控制该驱动器,包含串接的负载以及输入晶体管,其中,该负载与该输入晶体管之间具有接点用以控制该驱动器;以及
缓冲电路,依据内部信号控制该负载以及该输入晶体管,其中,该缓冲电路在控制该输入晶体管关闭之前,先降低该负载的阻抗以改变该接点的电压,
该负载与该输入晶体管分别为第一负载以及第一输入晶体管,该前驱动器另具有串接的第二负载以及第二输入晶体管,该缓冲电路在控制该第一输入晶体管关闭时控制该第二输入晶体管开启,以及该缓冲电路在降低该第一负载的该阻抗时增加该第二负载的阻抗。
2.如权利要求1所述的输出电路,其特征在于,该缓冲电路针对内部信号延迟第一延迟时间以及第二延迟时间以产生负载控制信号以及切换信号,分别用来控制该负载以及该输入晶体管。
3.如权利要求2所述的输出电路,其特征在于,该输入晶体管为第一输入晶体管,该前驱动器另具有第二输入晶体管,该第一与第二输入晶体管分别受控于反向信号以及非反向信号,该反向信号以及该非反向信号的其中之一,是延迟该负载控制信号所产生。
4.如权利要求2所述的输出电路,其特征在于,该负载包含有并联的负载晶体管以及电阻,该负载控制信号用以控制该负载晶体管。
5.如权利要求4所述的输出电路,其特征在于,该输入晶体管为NMOS晶体管,该负载晶体管为PMOS晶体管。
6.如权利要求1所述的输出电路,其特征在于,该缓冲电路在控制该输入晶体管开启之前,先增加该负载的阻抗。
7.如权利要求1所述的输出电路,其特征在于,该前驱动器另包含有电流源,该负载以及该输入晶体管依序串接于电源线以及该电流源之间。
8.如权利要求7所述的输出电路,其特征在于,该电流源为第一电流源,该驱动器为电流模式驱动器,其另包含有晶体管对以及第二电流源,该第二电流源串接于该晶体管对与另一电源线之间,且该晶体管对电连接到该二输出端。
9.一种适用于集成电路的输出电路的控制方法,该输出电路包含有信号串流的前驱动器以及驱动器,该驱动器用以电连接至该集成电路外的二输出端以进行讯号输出,该前驱动器包含有串接的负载以及输入晶体管,其中,该负载与该输入晶体管之间具有接点电连接至该驱动器,该负载为第一负载,该输入晶体管为第一输入晶体管,该前驱动器另包含有串接的第二负载以及第二输入晶体管,该控制方法包含有:
依据内部信号,降低该第一负载的阻抗;
于降低该第一负载的该阻抗后,依据该内部信号,控制该第一输入晶体管关闭;
依据该内部信号,在降低该第一负载的阻抗时,增加该第二负载的阻抗;以及
于增加该第二负载的该阻抗后,依据该内部信号,在控制该第一输入晶体管关闭时,控制该第二输入晶体管开启。
10.如权利要求9所述的控制方法,其特征在于,另包含有:
延迟该内部信号以产生负载控制信号,用以降低该第一负载的该阻抗;以及
延迟该内部信号以产生切换信号,用以控制该第一输入晶体管关闭。
11.如权利要求10所述的控制方法,其特征在于,该第一负载包含有并联的负载晶体管以及电阻,且该第一负载以及该第一输入晶体管串联于电源线以及电流源之间,该控制方法另包含有:
以该负载控制信号控制该负载晶体管;以及
以该切换信号控制该第一输入晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晨星半导体股份有限公司,未经晨星半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410068694.2/1.html,转载请声明来源钻瓜专利网。