[发明专利]一种实用的电平转换电路在审
申请号: | 201410077670.3 | 申请日: | 2014-03-04 |
公开(公告)号: | CN103888126A | 公开(公告)日: | 2014-06-25 |
发明(设计)人: | 刘成军 | 申请(专利权)人: | 东莞博用电子科技有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京信慧永光知识产权代理有限责任公司 11290 | 代理人: | 周详 |
地址: | 523808 广东省东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实用 电平 转换 电路 | ||
技术领域
本发明涉及电平转换电路技术领域,尤其涉及一种实用的电平转换电路。
背景技术
现有的集成电路,在多芯片多电源域应用时,对电源域有严格的要求,对于电压幅度不一致的芯片,如果进行通讯,则需要专用芯片进行电平转换,或者用电阻实现上拉/下拉,这种应用增加了成本,使应用设计复杂化。
发明内容
本发明的目的在于针对现有技术的不足而提供一种可实现多电源域芯片间直接通讯、不需要专用电压转换芯片或上拉/下拉电阻的实用的电平转换电路。
为了实现上述目的,本发明提供一种实用的电平转换电路,包括电流漏电路、施密特触发器、PMOS管MP1、PMOS管MP2、NMOS管MN1;
所述PMOS管MP1源极、PMOS管MP2源极、施密特触发器的高电平脚均与逻辑高电平VDD1连接,所述PMOS管MP1栅极、PMOS管MP2栅极、PMOS管MP1漏极均与电流漏电路的输入端连接,所述PMOS管MP2漏极、NMOS管MN1漏极均与施密特触发器的输入端连接,所述电流漏电路的输出端、NMOS管MN1源极、施密特触发器的低电平脚均与逻辑低电平VSS连接;所述输入信号IN与NMOS管MN1栅极连接,所述输出信号OUT与施密特触发器的输出端连接。
较佳地,所述NMOS管MN1为耐高压MOS管,且NMOS管MN1栅极的额定耐压电压大于所述输入信号IN的电压。
本发明有益效果在于:
本发明的PMOS管MP1与PMOS管MP2构成电流镜,可使施密特触发器输入端的电位上拉到逻辑高电平VDD1,MN1的作用是把施密特触发器输入端的电位下拉到逻辑低电平VSS,施密特触发器的作用是整形和反向,使输出信号OUT与输入信号IN的相位一致,从而实现多电源域芯片间直接通讯、不需要专用电压转换芯片或上拉/下拉电阻,以简化电路设计,降低成本。
附图说明
图1为本发明的电路原理图。
具体实施方式
下面结合附图对本发明作进一步的说明。
请参考图1,本发明实用的电平转换电路,包括电流漏电路1、施密特触发器2、PMOS管MP1、PMOS管MP2、NMOS管MN1。
其中,PMOS管MP1源极、PMOS管MP2源极、施密特触发器2的高电平脚均与逻辑高电平VDD1连接,所述PMOS管MP1栅极、PMOS管MP2栅极、PMOS管MP1漏极均与电流漏电路1的输入端连接,所述PMOS管MP2漏极、NMOS管MN1漏极均与施密特触发器2的输入端连接,所述电流漏电路1的输出端、NMOS管MN1源极、施密特触发器2的低电平脚均与逻辑低电平VSS连接;所述输入信号IN与NMOS管MN1栅极连接,所述输出信号OUT与施密特触发器2的输出端连接。
其中,所述NMOS管MN1为耐高压MOS管,且NMOS管MN1栅极的额定耐压电压大于所述输入信号IN的电压。
由图1可以看出,PMOS管MP1、PMOS管MP2构成电流镜,流过PMOS管MP2的电流好像从电流漏电路1“复制”过来的一样,放大倍数为MP2对MP1的宽长比的比,这个电流起到上拉的作用,是施密特触发器2输入端V0的电位上拉到逻辑高电平VDD1;NMOS管MN1的作用是把施密特触发器2输入端V0的电位下拉到逻辑低电平VSS;施密特触发器2的作用是整形和反向,使输出信号OUT与输入信号IN的相位一致。
假设输入信号IN的高电平为VDD0,且VDD0和VDD1是不同的电源域,可能大于VDD1或小于VDD1,则本发明的具体工作原理,如下:
1.输入信号IN为高电平VDD0时,NMOS管MN1导通,将V0的电位下拉到逻辑低电平VSS,虽然此时PMOS管MP2在起作用,也要把V0的电位上拉到逻辑高电平VDD1,可是因为NMOS管MN1的下拉能力要远远大于PMOS管MP2的上拉能力,所以此时V0为逻辑低电平VSS,经过施密特触发器2的整形和反向作用,输出信号OUT为高电平,这和输入信号IN保持一致,但是这里代表逻辑高电平的电压幅度不再是输入信号IN的高电平VDD0,而是输出信号OUT=逻辑高电平VDD1,这样就实现了电平的转换。
2.输入信号IN为低电平时,NMOS管MN1截止,PMOS管MP2把V0的电位上拉到逻辑高电平VDD1,再经过施密特触发器2的整形和反向作用,输出信号OUT为低电平,这和输入信号IN保持一致,这样就实现了电平的转换。
3.综合上述1和2描述的内容,实现了多电源域直接通讯,不需要专用电压转换芯片和上拉电阻
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞博用电子科技有限公司,未经东莞博用电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410077670.3/2.html,转载请声明来源钻瓜专利网。