[发明专利]一种IIC桥接通讯方法、装置及系统有效
申请号: | 201410079865.1 | 申请日: | 2014-03-06 |
公开(公告)号: | CN103823782A | 公开(公告)日: | 2014-05-28 |
发明(设计)人: | 范艳根 | 申请(专利权)人: | 深圳市辰卓科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 iic 接通 方法 装置 系统 | ||
1.一种IIC桥接通讯方法,其特征在于,包括以下步骤:
根据第一时钟信号接收第一数据信号、第一使能信号、第二数据信号及第二使能信号,并根据所述第一数据信号、所述第一使能信号、所述第二数据信号及所述第二使能信号生成IIC输入数据信号;
根据所述IIC输入数据信号生成IIC输出数据信号;及
根据所述IIC输出数据信号生成第三数据信号、第三使能信号、第四数据信号及第四使能信号,并根据所述第一时钟信号将所述第三数据信号、所述第三使能信号、所述第四数据信号及所述第四使能信号发送。
2.根据权利要求1所述的IIC桥接通讯方法,其特征在于,所述根据所述IIC输入数据信号生成IIC输出数据信号包括以下步骤:
根据所述IIC输入数据信号生成第一状态信号;
根据所述第一状态信号生成第二状态信号;及
根据所述第二状态信号生成所述IIC输出数据信号。
3.根据权利要求2所述的IIC桥接通讯方法,其特征在于,所述第一状态信号预存于第一存储器中,所述第二状态信号预存于第二存储器中。
4.根据权利要求1所述的IIC桥接通讯方法,其特征在于,所述IIC桥接通讯方法还包括以下步骤:透传第二时钟信号,其中,所述第一时钟信号的速率至少是所述第二时钟信号的速率的8倍。
5.一种IIC桥接通讯装置,其特征在于,包括:IIC输入模块、桥接状态模块及IIC输出模块,其中,
所述IIC输入模块,用于根据第一时钟信号接收第一数据信号、第一使能信号、第二数据信号及第二使能信号,并根据所述第一数据信号、所述第一使能信号、所述第二数据信号及所述第二使能信号生成IIC输入数据信号;以及用于透传第二时钟信号;
所述桥接状态模块,用于根据所述IIC输入数据信号生成IIC输出数据信号;及
所述IIC输出模块,用于根据所述IIC输出数据信号生成第三数据信号、第三使能信号、第四数据信号及第四使能信号,并根据所述第一时钟信号将所述第三数据信号、所述第三使能信号、所述第四数据信号及所述第四使能信号发送。
6.根据权利要求5所述的IIC桥接通讯装置,其特征在于,桥接状态模块包括:
状态查找模块,用于根据所述IIC输入数据信号生成第一状态信号;及
状态跳转模块,用于根据所述第一状态信号生成第二状态信号,并根据所述第二状态信号生成所述IIC输出数据信号。
7.根据权利要求6所述的IIC桥接通讯装置,其特征在于,状态查找模块包括一第一存储器,状态跳转模块包括一第二存储器,其中,所述第一存储器用于预存所述第一状态信号,所述第二存储器用于预存所述第二状态信号。
8.根据权利要求5所述的IIC桥接通讯装置,其特征在于,所述第一时钟信号的速率至少是所述第二时钟信号的速率的8倍。
9.一种IIC桥接通讯系统,其特征在于,包括至少一第一设备、至少一第二设备及一桥接设备,其中,所述桥接设备包括至少一如权利要求5-8所述的任一IIC桥接通讯装置,以实现至少一所述第一设备与至少一所述第二设备的IIC桥接通讯。
10.根据权利要求9所述的IIC桥接通讯系统,其特征在于,所述第一设备与所述第二设备均为微控制器、ARM处理器、DSP处理器及具有IIC通讯协议功能的芯片,所述桥接设备为FPGA芯片、ASIC芯片或SOC芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市辰卓科技有限公司,未经深圳市辰卓科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410079865.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种分缝平台
- 下一篇:适用于大规模电力电子系统的单光纤环网通讯方法