[发明专利]一种用于锁相环电路的锁定检测电路有效
申请号: | 201410106552.0 | 申请日: | 2014-03-20 |
公开(公告)号: | CN103888131B | 公开(公告)日: | 2018-01-26 |
发明(设计)人: | 蔡俊;张宁;王本艳 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/085 |
代理公司: | 上海申新律师事务所31272 | 代理人: | 吴俊 |
地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 锁相环 电路 锁定 检测 | ||
1.一种用于锁相环电路的锁定检测电路,其特征在于,包含相位检测电路和锁定检测子电路,
所述相位检测电路包含第一、第二触发器;
所述第一触发器、第二触发器的D端分别接有电源,Q端分别产生QU、QD信号,第一触发器的CKL端接收CLKREF信号,第二触发器的CKL端接收CLKFB信号;
所述锁定检测子电路包含与门电路、或门电路、异或门电路、至少两个延迟电路、至少两个触发器;
所述异或门包括一第一输入端,一第二输入端和一输出端;
所述或门电路的输入端连接所述第一触发器、第二触发器的Q端,所述或门电路的输出端连接第一延迟电路,所述与门电路的输入端连接所述第一触发器、第二触发器的Q端,所述与门电路的输出端连接第三触发器的CLK端,所述第三触发器的Q端分别连接第四触发器的D端和第二延迟电路的输入端,所述第二延迟电路的一第一输出端连接所述异或门电路的所述第一输入端,所述第二延迟电路的一第二输出端连接所述异或门电路的所述第二输入端,所述异或门电路的输出端连接所述第四触发器的CLK端,所述第四触发器的Q端输出信号给LOCKDET;
所述第二延迟电路为一多级触发器电路,所述多级触发器电路至少包含两级触发器,首端触发器的D端作为所述第二延迟电路的输入端连接第三触发器的Q端,首端触发器的CLK端连接第一触发器的CLK端,次末端、末端触发器的Q端分别作为所述第一输出端和所述第二输出端连接所述异或门电路的所述第一输入端和所述第二输入端。
2.如权利要求1所述的锁定检测电路,其特征在于,所述相位检测电路还包含2个反相器,所述反相器分别连接所述第一、第二触发器的Q端。
3.如权利要求1所述的锁定检测电路,其特征在于,所述相位检测电路还包含至少两个与非电路,所述与非电路的输入端分别连接所述第一、第二触发器的Q端,输出端连接到所述第一、第二触发器的R端。
4.如权利要求1所述的锁定检测电路,其特征在于,所述锁定检测子电路还包括分频器,所述分频器分别连接所述第二延迟电路和第一触发器的CLK端。
5.如权利要求4所述的锁定检测电路,其特征在于,所述分频器可以采用同步时钟分频分频器或异步时钟分频分频器。
6.如权利要求1所述的锁定检测电路,其特征在于,所述锁定检测子电路还包括反相器,所述反相器位于第四触发器的Q端,并输出信号给LOCKDET。
7.如权利要求1所述的锁定检测电路,其特征在于,所述触发器为D形触发器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410106552.0/1.html,转载请声明来源钻瓜专利网。