[发明专利]一种基于时域比较器的宽输入摆幅FlashADC电路有效
申请号: | 201410116300.6 | 申请日: | 2014-03-24 |
公开(公告)号: | CN104092465B | 公开(公告)日: | 2017-02-22 |
发明(设计)人: | 宫礼星;盖伟新 | 申请(专利权)人: | 北京大学 |
主分类号: | H03M1/36 | 分类号: | H03M1/36 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100871 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 时域 比较 输入 flashadc 电路 | ||
1.一种基于时域比较器的宽输入摆幅Flash ADC电路,包括:一个采样保持电路、一个产生基准电压的电阻阶梯、16个N型时域比较器、15个P型时域比较器和1个编码电路Encoder,其特征在于:
(1)采用具有低功耗特性的时域比较器电路,替代传统的高功耗型电压比较器电路;
(2)在不同的输入电压区间,分别采用N型时域比较器和P型时域比较器;
(3)在传统时域比较器的基础上增加单位增益电平调整电路,单位增益的电平调整电路可以保证不改变输入信号大小差值的条件下,对输入信号的电压进行调整。
2.根据权利要求1所述(1)采用时域比较器电路代替传统的电压比较器电路,其特征在于:
将两个待比较电压值加载于两个完全相同的延迟单元,由于延迟单元的延迟时间由其所加载的偏置电压决定,比较两个延迟单元的延迟时间,既可以达到比较电压值的目的。由于在时域比较器中,单位增益电平调整电路只消耗很小的静态功耗,延迟单元和D触发器部分主要为开关功耗,整个电路的功耗较低。
3.根据权利要求1所述(2)在不同的输入电平区间分别采用N型时域比较器和P型时域比较器,其特征在于:
N型延迟单元可接受的有效偏置电压区间一般为[0.4V,0.9V];P型延迟单元可接受的有效输入电平区间一般为[0.9,1.8V]。因此,同时采用N型和P型时域比较器可以将输入摆幅拓展为单独使用N型或者P型时域比较器时的两倍。
4.根据权利要求1所述(3)在传统时域比较器的基础上增加了单位增益电平调整电路,其特征在于:
延迟单元的偏置电压在接近阈值电压时,延迟太大,影响ADC的转换速度;在接近0.5VDD时,延迟时间基本不随偏置电压的改变而改变,难以进行量化。单位增益电平调整电路,可以在不改变输入信号大小差值的条件下,将输入信号的电压调整到延迟单元可接受的电压范围内,本技术进一步拓展了电路的输入摆幅。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410116300.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种Turbo码译码装置及方法
- 下一篇:一种功耗切换控制电路