[发明专利]一种微控制单元MCU芯片有效
申请号: | 201410223000.8 | 申请日: | 2014-05-23 |
公开(公告)号: | CN104050146B | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 王南飞;李宝魁;朱一明 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/14 |
代理公司: | 北京润泽恒知识产权代理有限公司11319 | 代理人: | 赵娟 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 控制 单元 mcu 芯片 | ||
1.一种微控制单元MCU芯片,其特征在于,所述MCU芯片集成有现场可编程门阵列FPGA模块,所述MCU芯片还包括:
CPU、系统总线、芯片IO控制模块以及时钟复位模块,其中,
所述CPU和所述FPGA模块分别连接在所述系统总线上;所述时钟复位模块与所述FPGA模块互连;
所述FPGA模块设置有现场可编程门阵列FPGA器件和现场可编程门阵列FPGA IO配置子模块,所述FPGA器件和所述FPGA IO配置子模块各自包括内部IO引脚,所述FPGA器件的内部IO引脚与所述FPGA IO配置子模块的内部IO引脚互连,所述FPGA器件和所述FPGA IO配置子模块之间通过互连的内部IO引脚对进行内部相互通信;
所述FPGA IO配置子模块与所述芯片IO控制模块对应的IO引脚相连,所述芯片IO控制连接到预设的外接设备上;
所述FPGA器件中的外接信号通过互连的内部IO引脚传输到所述FPGA IO配置子模块中,再通过相连的对应的IO引脚传输到所述芯片IO控制中,之后传输到所述外接设备中。
2.根据权利要求1所述的芯片,其特征在于,所述现场可编程门阵列FPGA模块还包括现场可编程门阵列FPGA配置信息下载子模块、配置寄存器,其中,
所述FPGA配置信息下载子模块中IO引脚的输出端与所述FPGA器件中IO引脚的输入端相连,所述FPGA器件中IO引脚的输出端与所述FPGA IO配置子模块中IO引脚的输入端相连,所述配置寄存器中IO引脚的输出端与所述FPGA IO配置子模块中IO引脚的输入端相连,所述配置寄存器中IO引脚的输入端连接在所述系统总线上。
3.根据权利要求1或2所述的芯片,其特征在于,所述芯片还包括直接存储器访问DMA,所述DMA连接在所述系统总线上。
4.根据权利要求3所述的芯片,其特征在于,所述芯片还包括静态随机存储器SRAM,所述SRAM连接在所述系统总线上;所述SRAM与闪存控制器互连。
5.根据权利要求4所述的芯片,其特征在于,所述芯片还包括联合测试工作组JTAG,所述联合测试工作组JTAG与所述FPGA互连。
6.根据权利要求5所述的芯片,其特征在于,所述芯片还包括闪存控制器,所述闪存控制器与所述FPGA互连。
7.根据权利要求6所述的芯片,其特征在于,所述芯片还包括闪存芯片,所述闪存芯片与所述闪存控制器互连。
8.根据权利要求7所述的芯片,其特征在于,所述芯片还包括设备集,所述设备集连接在所述系统总线上。
9.根据权利要求8所述的芯片,其特征在于,所述FPGA器件中包括预置的电路修改单元。
10.根据权利要求4所述的芯片,其特征在于,所述SRAM与所述FPGA IO配置模块互连,所述FPGA模块与所述MCU芯片共用所述SRAM。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410223000.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种提供搜索结果整合的方法和装置
- 下一篇:用于生成输出信号的系统和方法