[发明专利]防过冲且快启动的电荷泵电路及其防过冲的快启动方法有效
申请号: | 201410246959.3 | 申请日: | 2014-06-05 |
公开(公告)号: | CN104022641A | 公开(公告)日: | 2014-09-03 |
发明(设计)人: | 刘桂云;鲍奇兵 | 申请(专利权)人: | 辉芒微电子(深圳)有限公司 |
主分类号: | H02M3/07 | 分类号: | H02M3/07;H02M1/36 |
代理公司: | 深圳市顺天达专利商标代理有限公司 44217 | 代理人: | 郭伟刚 |
地址: | 518000 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 启动 电荷 电路 及其 方法 | ||
1.一种防过冲且快启动的电荷泵电路,包括升压控制电路(3)、基准参考电压源电路(11)和反馈电路(2),其特征在于,还包括快速启动参考电压源电路(12)、延时电路(13)和开关电路(14);当所述升压控制电路(3)的使能输入端接收到高电平的使能信号时,所述升压控制电路(3)、基准参考电压源电路(11)、快速启动参考电压源电路(12)以及延时电路(13)同时启动;
所述基准参考电压源电路(11)用于在启动后输出基准参考电压;
所述快速启动参考电压源电路(12)用于在启动后输出临时参考电压;
所述延时电路(13)用于在启动后时间到达T0之前输出第一选择信号、时间到达T0之后输出第二选择信号;
所述开关电路(14)用于在接收到所述第一选择信号时选择所述临时参考电压作为参考电压进行输出,在接收到所述第二选择信号时选择所述基准参考电压作为参考电压进行输出;
所述反馈电路(2)用于比较所述输出电压的采样值与所述参考电压,并且在所述参考电压大于输出电压时的采样值时输出升压控制信号;
所述升压控制电路(3)用于接收所述升压控制信号,并输出经过提升的输出电压;
其中,在FF工艺角或者高电源电压条件下,所述基准参考电压到达稳定幅值的时间为T0,所述临时参考电压在启动后时间到达T0之前的任意时刻的幅值均小于基准参考电压的所述稳定幅值,在SS工艺角或者低电源电压条件下,所述临时参考电压在启动后时间到达T0之前的任意时刻的幅值大于同一时刻所述基准参考电压的幅值。
2.根据权利要求1所述的防过冲且快启动的电荷泵电路,其特征在于,所述基准参考电压源电路(11)、快速启动参考电压源电路(12)以及延时电路(13)的输入端均连接至所述升压控制电路(3)的使能输入端,所述反馈电路(2)分别与所述开关电路(14)的输出端和升压控制电路(3)的输出端以及控制端相连,所述延时电路(13)、基准参考电压源电路(11)和快速启动参考电压源电路(12)的输出端分别连接至所述开关电路(14)的控制端和两个输入端。
3.根据权利要求2所述的防过冲且快启动的电荷泵电路,其特征在于,所述开关电路(14)为一个2选1数据选择器(MUX)。
4.根据权利要求3所述的防过冲且快启动的电荷泵电路,其特征在于,所述快速启动参考电压源电路(12)包括:PNP型的第一三极管(Q0)和第二三极管(Q1),第一反相器(I1),P沟道的第一MOS管(M0),上拉电阻(R0);
所述第一反相器(I1)的输入端连接至所述升压控制电路(3)的使能输入端,所述第一反相器(I1)的输出端连接至所述第一MOS管(M0)的栅极,所述第一MOS管(M0)的源极连接至述升压控制电路(3)的使能输入端,所述第一MOS管(M0)的漏极通过所述上拉电阻(R0)连接至所述第二三极管(Q1)的发射极,所述第二三极管(Q1)的基极连接至所述第一三极管(Q0)的发射极,所述第二三极管(Q1)的集电极、第一三极管(Q0)的集电极以及第一三极管(Q0)的基极均接地,所述第二三极管(Q1)的发射极连接至所述数据选择器(MUX)的一个数据输入引脚。
5.根据权利要求3所述的防过冲且快启动的电荷泵电路,其特征在于,所述延时电路(13)包括依次串联的:第二反相器(I2)、至少一个延时单元(131)、第三反相器(I3),每个延时单元(131)均包括一个P沟道的第二MOS管(M1)、两个N沟道的第三MOS管(M2)和第四MOS管(M3);
第二反相器(I2)的输入端连接至所述升压控制电路(3)的使能输入端,第二反相器(I2)的输出端连接至第一个延时单元(131)的输入端,前一个延时单元(131)的输入端连接至后一个延时单元(131)的输出端,最后一个延时单元(131)的输出端连接至第三反相器(I3)的输入端,第三反相器(I3)的输出端连接至所述数据选择器(MUX);
每个延时单元(131)的第二MOS管(M1)的栅极与第三MOS管(M2)的栅极相连并作为所述延时单元(131)的输入端,每个延时单元(131)的第二MOS管(M1)的漏极与第三MOS管(M2)的漏极以及第四MOS管(M3)的栅极相连并作为所述延时单元(131)的输出端,每个延时单元(131)的第二MOS管(M1)的源极连接至述升压控制电路(3)的使能输入端,第三MOS管(M2)的源极、第四MOS管(M3)的源极以及第四MOS管(M3)的漏极均接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉芒微电子(深圳)有限公司,未经辉芒微电子(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410246959.3/1.html,转载请声明来源钻瓜专利网。