[发明专利]存取快闪存储器中储存单元的方法以及使用该方法的装置有效
申请号: | 201410322436.2 | 申请日: | 2014-07-08 |
公开(公告)号: | CN104425018B | 公开(公告)日: | 2019-07-23 |
发明(设计)人: | 杨宗杰;沈扬智;许胜一 | 申请(专利权)人: | 慧荣科技股份有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06;G11C16/02 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 张振军 |
地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存取 闪存 储器中 储存 单元 方法 以及 使用 装置 | ||
本发明的实施例提出一种存取快闪存储器中储存单元的方法,由仲裁单元执行,包含下列步骤。以第一批次传送数据至每一储存单元存取接口所连接的第一储存单元后,发送写入命令给每一第一储存单元,使得第一储存单元开始写入作业。于第一储存单元的写入作业期间,以第二批次传送数据至每一储存单元存取接口所连接的第二储存单元。
技术领域
本发明关连于一种快闪存储器装置,特别是一种存取快闪存储器中储存单元的方法以及使用该方法的装置。
背景技术
快闪存储器(flash memory)中的记忆单元(memory cells)可能于多次的存取后失效。此外,也可能于生产过程中,会因为粉尘或是光罩问题,使得储存单元中的一整列(column)的数据都无法正确存取。因此,本发明提出一种存取快闪记忆单元的方法以及使用该方法的装置,用以保护快闪存储器中储存的数据。
发明内容
本发明的实施例提出一种存取快闪存储器中储存单元的方法,由仲裁单元执行,包含下列步骤。以第一批次传送数据至每一储存单元存取接口所连接的第一储存单元后,发送写入命令给每一第一储存单元,使得第一储存单元开始写入作业。于第一储存单元的写入作业期间,以第二批次传送数据至每一储存单元存取接口所连接的第二储存单元。
本发明的实施例提出一种存取快闪存储器中的储存单元的装置,包含多个储存单元存取接口以及仲裁单元。仲裁单元耦接至储存单元存取接口,以第一批次传送数据至每一储存单元存取接口所连接的第一储存单元后,发送写入命令给每一第一储存单元,使得第一储存单元开始写入作业;以及于第一储存单元的写入作业期间,以第二批次传送数据至每一储存单元存取接口所连接的第二储存单元。
附图说明
图1是依据本发明实施例的快闪存储器中的储存单元示意图。
图2是依据本发明实施例的快闪存储器的系统架构示意图。
图3是依据本发明实施例的快闪存储器的存取接口示意图。
图4是依据本发明实施例的逻辑数据储存示意图。
图5A是依据本发明实施例应用于每一区段的数据储存示意图。
图5B是依据本发明实施例的二维错误修正码示意图。
图6是依据本发明实施例的用以执行写入作业的系统方块图。
图7A及7B是依据本发明实施例的执行于处理单元中的数据写入方法流程图。
图8是依据本发明实施例的执行于储存单元存取接口中的数据写入方法流程图。
图9是依据本发明实施例的用以执行读取作业的系统方块图。
图10是依据本发明实施例的执行于区段解码单元中的数据读取方法流程图。
图11是依据本发明实施例的执行于处理单元中的数据读取方法流程图。
图12是依据本发明实施例的用以执行写入作业的系统方块图。
图13是依据本发明实施例的一个储存单元中的三层式单元区块的示意图。
图14是依据本发明实施例的执行于处理单元中的写入方法流程图。
图15是依据本发明实施例的执行于处理单元中的写入方法流程图。
图16A是依据本发明实施例的众多单层式单元的临界电压分布示意图。
图16B是依据本发明实施例的众多多层式单元的临界电压分布示意图。
图16C是依据本发明实施例的众多三层式单元的临界电压分布示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧荣科技股份有限公司,未经慧荣科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410322436.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:非易失性半导体存储装置及数据写入方法
- 下一篇:一种闪存单元