[发明专利]多核处理器的模拟方法及装置有效
申请号: | 201410328044.7 | 申请日: | 2014-07-10 |
公开(公告)号: | CN105279007B | 公开(公告)日: | 2018-12-25 |
发明(设计)人: | 陈新科;黄帅;王焕东 | 申请(专利权)人: | 龙芯中科技术有限公司 |
主分类号: | G06F9/455 | 分类号: | G06F9/455 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 100095 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多核 处理器 模拟 方法 装置 | ||
1.一种多核处理器的模拟方法,其特征在于,包括:
多核处理器的模拟装置在现场可编程门阵列FPGA中模拟生成一个目标处理器核和共享功能部件;
所述多核处理器的模拟装置在所述FPGA中根据所述目标处理器核运行的应用程序,模拟生成至少一个与所述目标处理器核共同访问所述共享功能部件的伪处理器核,所述伪处理器核用于产生用于访问所述共享功能部件的访问请求,以使所述目标处理器核、所述共享功能部件和所述伪处理器核形成多核处理器;
所述多核处理器的模拟装置在所述FPGA中根据所述目标处理器核运行的应用程序,模拟生成至少一个与所述目标处理器核共同访问所述共享功能部件的伪处理器核,具体包括:
所述多核处理器的模拟装置提取所述目标处理器核和运行的应用程序的特征信息,以使所述伪处理器核模拟生成符合所述特征信息的Trace流。
2.根据权利要求1所述的方法,其特征在于,所述模拟生成至少一个与所述目标处理器核共同访问所述共享功能部件的伪处理器核之后,还包括:
在所述目标处理器核和所述伪处理器核上运行所述应用程序,确定所述共享功能部件的性能参数。
3.根据权利要求1或2所述的方法,其特征在于,所述在所述FPGA中根据所述目标处理器核运行的应用程序,模拟生成至少一个与所述目标处理器核共同访问所述共享功能部件的伪处理器核之后,还包括:
为所述伪处理器核生成私有缓存,所述私有缓存包括存储地址及其控制位。
4.根据权利要求1或2所述的方法,其特征在于,所述特征信息包括:所述应用程序的访存密度、访存地址空间大小、私有缓存缺失率和读写比例中的至少一种。
5.一种多核处理器的模拟装置,其特征在于,包括:
第一生成模块,用于在现场可编程门阵列FPGA中模拟生成一个目标处理器核和共享功能部件;
第二生成模块,用于在所述FPGA中根据所述第一生成模块模拟生成的目标处理器核运行的应用程序,模拟生成至少一个与所述目标处理器核共同访问所述共享功能部件的伪处理器核,所述伪处理器核用于产生用于访问所述共享功能部件的访问请求,以使所述第一生成模块模拟生成的目标处理器核、所述第一生成模块模拟生成的共享功能部件和所述第二生成模块模拟生成的伪处理器核形成多核处理器;
提取单元,用于提取所述第一生成模块模拟生成的目标处理器核和运行的应用程序的特征信息,以使所述第二生成模块模拟生成的伪处理器核模拟生成符合所述特征信息的Trace流。
6.根据权利要求5所述的装置,其特征在于,所述多核处理器的模拟装置,还包括:
确定模块,用于在所述第一生成模块模拟生成的目标处理器核和所述第二生成模块模拟生成的伪处理器核上运行所述应用程序,确定所述共享功能部件的性能参数。
7.根据权利要求5或6所述的装置,其特征在于,所述多核处理器的模拟装置,还包括:
第三生成模块,用于为所述第二生成模块模拟生成的伪处理器核生成私有缓存,所述私有缓存包括存储地址和控制位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙芯中科技术有限公司,未经龙芯中科技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410328044.7/1.html,转载请声明来源钻瓜专利网。