[发明专利]具有集成电阻的槽形栅多晶硅结构的联栅晶体管在审
申请号: | 201410341862.0 | 申请日: | 2014-07-17 |
公开(公告)号: | CN104078499A | 公开(公告)日: | 2014-10-01 |
发明(设计)人: | 李思敏 | 申请(专利权)人: | 李思敏 |
主分类号: | H01L29/739 | 分类号: | H01L29/739;H01L29/423 |
代理公司: | 北京北新智诚知识产权代理有限公司 11100 | 代理人: | 张卫华 |
地址: | 100011 北京市朝*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 集成 电阻 槽形栅 多晶 结构 晶体管 | ||
1.一种具有集成电阻的槽形栅多晶硅结构的联栅晶体管,在其下层为N型低电阻率层、上层为N型高电阻率层的硅衬底片的上表面有多条N型的高掺杂浓度的发射区,该发射区的上面连接着N型的掺杂多晶硅层,该掺杂多晶硅层与发射极金属层连接,每条发射区的下面有P型的基区,基区的侧下面连着掺杂浓度比基区高、深度比基区深度深的P型的槽形栅区,槽形栅区中的每条槽的底面和侧面都覆盖着绝缘层,栅区与栅极金属层相连,硅衬底片的上层位于基区以下和栅区以下的部分为集电区,硅衬底片的下层是集电极,集电极的下表面与集电极金属层相连,其特征在于:
所述栅极与发射极之间集成了一个电阻;
所述电阻的阻值为5欧姆--100K欧姆。
2.如权利要求1所述的具有集成电阻的槽形栅多晶硅结构的联栅晶体管,其特征在于:
所述电阻为掺杂多晶硅电阻。
3.如权利要求2所述的具有集成电阻的槽形栅多晶硅结构的联栅晶体管,其特征在于:
所述掺杂多晶硅电阻的位置在联栅晶体管的周边与高压环邻接处。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李思敏,未经李思敏许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410341862.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据传输方法和设备
- 下一篇:激光补光组件和视频监控设备
- 同类专利
- 专利分类