[发明专利]一种提高运算放大器电源抑制比的频率补偿电路有效
申请号: | 201410427331.3 | 申请日: | 2014-08-27 |
公开(公告)号: | CN104767496B | 公开(公告)日: | 2018-12-11 |
发明(设计)人: | 郄利波;马华 | 申请(专利权)人: | 北京中电华大电子设计有限责任公司 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 102209 北京市昌平区北七家未*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 提高 运算放大器 电源 抑制 频率 补偿 电路 | ||
1.一种提高运算放大器电源抑制比的频率补偿电路,其特征在于运算放大器的输入级由源极相连的晶体管M1和M2组成,而连接到运算放大器的输入级源极的晶体管M5给共源级输入提供偏置电流;二极管连接的晶体管M7的漏极和栅极连接到M6的栅极组成PMOS电流镜作为运算放大器第一级的负载部分,栅极连接到偏置电压VBIAS1的晶体管M3和M4的漏极分别连接到晶体管M7和M6的漏极,M3和M4的源极分别连接到晶体管M1和M2的漏极,组成了共源共栅或者折叠共源共栅结构,提高了输出阻抗;而连接到晶体管M5的偏置电压VBIAS2和输出级的M9晶体管的栅极相连并为第二级输出提供了电流源负载;作为运算放大器的第二级,晶体管M8的栅极连接到M6的漏极,晶体管M9的漏极与晶体管M8的漏极相连作为第二级放大电路的输出;补偿电容Cc的一端接到晶体管M4的源极即V1结点而不是连接到晶体管M8的栅极即V2结点,另一端连接到晶体管M8的漏极即VO结点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410427331.3/1.html,转载请声明来源钻瓜专利网。