[发明专利]微处理器及其操作方法有效
申请号: | 201410431003.0 | 申请日: | 2014-08-28 |
公开(公告)号: | CN104239272B | 公开(公告)日: | 2019-05-24 |
发明(设计)人: | G·葛兰·亨利;泰瑞·派克斯 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 中国台湾新北*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 微处理器 及其 操作方法 | ||
本发明提供一种微处理器及其操作方法。上述微处理器包括多个处理核、一由上述多个处理核所共享的资源以及一硬件信号量,其由上述多个处理核的每一处理核在一非架构地址空间内读取及写入。上述多个处理核的每一处理核被配置为写入上述硬件信号量以请求上述资源的所有权并且由上述硬件信号量读取并决定是否取得上述所有权。上述多个处理核的每一处理核被配置为写入上述硬件信号量以放弃上述资源的所有权。本发明具有更少的功率消耗。
技术领域
本发明有关于一微处理器,且特别有关于多核硬件信号量。
背景技术
多核微处理器的增加,主要是因为其提供了在性能上的优势。可能主要是由于半导体装置几何维度大小迅速的减少,从而增加了晶体管密度。在一微处理器中多核的存在已产生与一核与其它核通信的需求,以完成各种功能,例如电源管理、高速缓冲存储器管理、除错及与更多核相关的配置。
传统上,运行在多核处理器上架构的程序(例如,操作系统或应用程序)已使用位于由所有核架构上可寻址的一系统存储器中的信号量进行通信。这可能足够用于许多目的,但可能无法提供其它所需的速度、准确度及/或系统层级透明度。
发明内容
本发明提供一种微处理器。上述微处理器包括多个处理核、一由上述多个处理核所共享的资源以及一硬件信号量,其由上述多个处理核的每一处理核在一非架构地址空间内读取及写入。上述多个处理核的每一处理核被配置为写入上述硬件信号量以请求上述资源的所有权并且由上述硬件信号量读取并决定是否取得上述所有权。上述多个处理核的每一处理核被配置为写入上述硬件信号量以放弃上述资源的所有权。
本发明提供一种操作一微处理器的方法,其中上述微处理器具有多个处理核及由上述多个处理核的每一处理核所共享的一资源。上述方法包括:由上述多个处理核的每一处理核写入一硬件信号量以请求上述资源的所有权,其中上述硬件信号量由上述多个处理核的每一处理核在一非架构地址空间内读取及写入。上述方法也包括由上述多个处理核的每一处理核由上述硬件信号量读取并决定是否取得上述所有权。上述方法还包括当上述所有权被取得时,由上述多个处理核的每一处理核取得上述资源。上述方法还包括由上述多个处理核的每一处理核在上述所有权被取得后写入上述硬件信号量以放弃上述资源的所有权。
本发明提供一种在用于一计算机装置中至少一非暂态计算机可用介质所编码的计算机程序产品,上述计算机程序产品包括指示一微处理器的计算机可用程序码。上述计算机可用程序码包括指示多个处理核的第一程序码。上述计算机可用程序码也包括指示一资源的第二程序码,其上述资源由上述多个处理核所共享。上述计算机可用程序码还包括指示一硬件信号量的第三程序码,由上述多个处理核的每一处理核在一非架构地址空间内读取及写入。上述多个处理核的每一处理核被配置为写入上述硬件信号量以请求上述资源的所有权并且由上述硬件信号量读取并决定是否取得上述所有权。上述多个处理核的每一处理核被配置为写入上述硬件信号量以放弃上述资源的所有权。
本发明具有更少的功率消耗。
附图说明
图1是显示一多核微处理器的方块图。
图2是显示一控制字、一状态字及一配置字的方块图。
图3是显示一控制单元操作的流程图。
图4是显示另一实施例的微处理器的一方块图。
图5是显示一微处理器操作以转储调试信息的流程图。
图6是显示一根据图5流程图中微处理器的操作示例时序图。
图7A~7B是显示一微处理器执行跨核高速缓冲控制操作的流程图。
图8是显示根据图7A~7B流程图的微处理器操作例子的时序图。
图9是显示微处理器进入一低功率封装C-状态的操作流程图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410431003.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种心理咨询/治疗辅助工具
- 下一篇:一种硬单步系统中内存读写监控方法