[发明专利]一种FinFET结构及其制造方法有效
申请号: | 201410459571.1 | 申请日: | 2014-09-10 |
公开(公告)号: | CN105405886B | 公开(公告)日: | 2018-09-07 |
发明(设计)人: | 尹海洲;刘云飞;李睿 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H01L29/78 | 分类号: | H01L29/78;H01L29/10;H01L29/06;H01L21/336 |
代理公司: | 北京汉昊知识产权代理事务所(普通合伙) 11370 | 代理人: | 朱海波 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 finfet 结构 及其 制造 方法 | ||
本发明提供了一种FinFET结构及其制造方法,包括:衬底结构,所述沉底结构为SOI衬底;第一鳍片和第二鳍片,所述第一、第二鳍片位于所述衬底结构上方,彼此平行;栅极叠层,覆盖所述衬底结构和部分第一、第二鳍片的侧壁;源区,位于所述第一鳍片未被栅极叠层所覆盖的区域;漏区,位于所述第二鳍片未被栅极叠层所覆盖的区域;侧墙,位于所述第一、第二鳍片两侧,栅极叠层上方,用于隔离源区、漏区和栅极叠层;衬底结构沟道区,所述衬底结构沟道区位于所述衬底结构中靠近上表面的区域中。本发明在现有FinFET工艺的基础上提出了一种新的器件结构,使器件的栅长不受footprint尺寸限制,有效地解决了短沟道效应所带来的问题。
技术领域
本发明涉及一种半导体器件制造方法,具体地,涉及一种FinFET制造方法。
技术背景
摩尔定律指出:集成电路上可容纳的晶体管数目每隔18个月增加一倍,性能也同时提升一倍。目前,随着集成电路工艺和技术的发展,先后出现了二极管、MOSFET、FinFET等器件,节点尺寸不断减小。然而,2011年以来,硅晶体管已接近了原子等级,达到了物理极限,由于这种物质的自然属性,除了短沟道效应以外,器件的量子效应也对器件的性能产生了很大的影响,硅晶体管的运行速度和性能难有突破性发展。因此,如何在在无法减小特征尺寸的情况下,大幅度的提升硅晶体管的性能已成为当前亟待解决的技术难点。
发明内容
本发明提供了一种U型FinFET结构及其制造方法,在现有FinFET工艺的基础上提出了一种新的器件结构,使器件的栅长不受footprint尺寸限制,有效地解决了短沟道效应所带来的问题。具体的,该结构包括:
衬底结构,所述衬底结构为SOI衬底;
第一鳍片和第二鳍片,所述第一、第二鳍片位于所述衬底结构上方,彼此平行;
栅极叠层,所述栅极叠层覆盖所述衬底结构和部分第一、第二鳍片的侧壁;
源区,所述源区位于所述第一鳍片未被栅极叠层所覆盖的区域;
漏区,所述漏区位于所述第二鳍片未被栅极叠层所覆盖的区域;
侧墙,所述侧墙位于所述第一、第二鳍片两侧,用于隔离源区、漏区和栅极叠层。
其中,所述第一、第二鳍片具有相同的高度、厚度和宽度。
其中,所述栅极叠层包括:界面层、高K介质层、金属栅功函数调节层以及多晶硅。
其中,所述栅极叠层的高度为所述第一、第二鳍片高度的1/2~3/4。
相应的,本发明还提供了一种U型FinFET器件制造方法,包括:
a.提供衬底结构,所述衬底结构为SOI衬底;
b.在所述衬底结构上形成第一鳍片和第二鳍片;
c.在所述衬底结构、所述第一鳍片和第二鳍片上方形成栅极叠层;
d.去除所述第一鳍片和第二鳍片上方和部分侧壁的栅极叠层,露出的部分第一和第二鳍片形成源漏区;
e.在未被所述栅极叠层覆盖的第一鳍片和第二鳍片两侧形成侧墙。
其中,所述栅极叠层包括:界面层、高K介质层、金属栅功函数调节层以及多晶硅。
其中,在步骤b中,形成所述第一鳍片和第二鳍片的方法为:
b1)在所述衬底结构上依次形成沟道材料层和源漏材料层;
b2)对所述沟道材料层和源漏材料层进行刻蚀,形成第一鳍片和第二鳍片。
其中,形成所述第一鳍片和第二鳍片的方法为各向异性刻蚀。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410459571.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器装置、主机装置以及存储器系统
- 下一篇:个人卫生装置、系统和方法
- 同类专利
- 专利分类