[发明专利]一种阵列基板及其驱动方法、显示面板、显示装置有效

专利信息
申请号: 201410510675.0 申请日: 2014-09-28
公开(公告)号: CN104252079B 公开(公告)日: 2017-12-26
发明(设计)人: 高玉杰;李承珉;朴相镇 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G02F1/1362 分类号: G02F1/1362;G02F1/133;G09G3/36
代理公司: 北京同达信恒知识产权代理有限公司11291 代理人: 黄志华
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 阵列 及其 驱动 方法 显示 面板 显示装置
【说明书】:

技术领域

发明涉及显示器技术领域,尤其涉及一种阵列基板及其驱动方法、显示面板、显示装置。

背景技术

现有技术液晶显示屏(Liquid Crystal Display,LCD)包括一个分布着多个薄膜晶体管(Thin Film Transistor,TFT)的阵列基板,阵列基板上一个TFT的漏极对应连接一个像素(pixel)电极,TFT的源极对应连接一条数据(Data)线,TFT的栅极对应连接一条栅极(Gate)线。阵列基板行驱动(Gate Driver On Array,GOA)技术是将作为栅极开关电路的薄膜晶体管集成于阵列基板上,从而省掉栅极驱动集成电路部分。阵列基板中,每一行Gate线均对应连接一个GOA电路,在时序控制器的控制下,GOA电路控制与Gate线连接的TFT的栅极的开启或关闭,在TFT的栅极开启时,源极驱动电路(Source Driver IC)驱动Data线输出相应的驱动信号。

现有技术阵列基板的结构示意图如图1所示,每一行Gate线均对应连接一个GOA电路,通过每个GOA电路之间依次触发来控制每一行像素的开关,如:第一行Gate线连接的GOA电路GOA1的输出端与第二行Gate线连接的GOA电路GOA2的输入端连接,第二行Gate线连接的GOA电路GOA2的输出端与第三行Gate线连接的GOA电路GOA3的输入端连接,第三行Gate线连接的GOA电路GOA3的输出端与第四行Gate线连接的GOA电路GOA4的输入端连接,即GOA电路对阵列基板中的Gate线进行逐行驱动。当要实现点翻转(dot inversion)时,Data线输入的信号要不断的进行正负极性的变换,即在同一图像下每经过一条Gate线扫描时间后,每条Data线所载的驱动信号的极性就要翻转一次,例如为了实现点翻转,假设第一行第一列的像素上的数据信号的极性为正,第二行第一列的像素对应的数据信号的极性就要为负,因此当GOA电路从驱动第一行的Gate线转为驱动第二行的Gate线时,第一根Data线上的极性就会由正变为负。这种Data线输入的信号不断的进行正负极性的变换会消耗大量的能量,并且容易使液晶显示面板上源极驱动集成电路的温度升高。

为了解决上述问题,现有技术采用一种新的阵列基板结构,如图2所示,G1、G2、G3和G4分别代表第一条Gate线、第二条Gate线、第三条Gate线和第四条Gate线输入的驱动信号,在这种结构下,Data线输入的信号不需要进行正负极性的变换,即在一帧图像显示的过程中,Data线输入的信号的极性是固定不变的,如Data1输入的信号的极性为正,Data2输入的信号的极性为负,Data3输入的信号的极性为正,Data4输入的信号的极性为负。由于这种结构需要将TFT分别制作在一列像素电极的两侧,因此在实际制作过程中的制作成本较大,工艺较复杂。

对于双栅结构,为了降低源极驱动集成电路的功耗,即Data线输入的信号的正负极性不发生变化,采用图3所示的像素结构,当Gate线采用图1和图2所述的逐行扫描方式时,同一行相邻两个像素单元的极性相同,即这种情况实现的点翻转中的像素是以两个相邻的像素点进行翻转,不能实现如图1和图2中的点翻转。

综上所述,现有技术通过Data线输入的信号不断的进行正负极性的变换实现点翻转时,会造成源极驱动集成电路的功耗过大,导致其内集成电路的温度升高;通过新的阵列基板的结构实现点翻转时,生产成本较高,工艺较复杂。

发明内容

本发明实施例提供了一种阵列基板及其驱动方法、显示面板、显示装置,用以在实现点翻转时,降低源极驱动集成电路的功耗。

本发明实施例提供的一种阵列基板,包括若干阵列排列的像素单元,其中,

每一奇数行栅极线均对应连接一个栅极驱动子电路,所有与奇数行栅极线连接的栅极驱动子电路级联连接组成第一栅极驱动电路;

每一偶数行栅极线均对应连接一个栅极驱动子电路,所有与偶数行栅极线连接的栅极驱动子电路级联连接组成第二栅极驱动电路;

在一帧图像显示的半个显示周期内,奇数行栅极线接收所述第一栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第一源极驱动信号,相邻两条数据线接收的所述第一源极驱动信号的极性相反;

在一帧图像显示的另半个显示周期内,偶数行栅极线接收所述第二栅极驱动电路输出的栅极驱动信号,每一数据线接收源极驱动集成电路输出的第二源极驱动信号,相邻两条数据线接收的所述第二源极驱动信号的极性相反;

其中,所述第一源极驱动信号与所述第二源极驱动信号的极性相反。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410510675.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top