[发明专利]使用细粒度级别的重映射的混合主存储器有效
申请号: | 201410522999.6 | 申请日: | 2014-09-10 |
公开(公告)号: | CN104572495B | 公开(公告)日: | 2019-06-28 |
发明(设计)人: | D·R·谢里顿 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/1009 | 分类号: | G06F12/1009 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 马红梅;刘春元 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 混合主存储器 混合存储器 细粒度 重映射 映射 转译 物理存储器地址 直接访问 访问 | ||
1.一种混合存储器系统,包括:
混合存储器,包括第一部分;以及
硬件存储器控制器,与所述混合存储器耦合,其中所述硬件存储器控制器用于:
用第一物理地址使用转译线路来访问所述混合存储器,其中,所述转译线路与所述第一物理地址到存储器页内的所述第一部分中的第一线路的映射相关联,
其中,所述映射提供所述第一线路在所述第一部分中不可直接访问的指示,且所述指示定义所述第一部分中的预留地址或转译线路标签。
2.根据权利要求1所述的系统,其中,所述混合存储器进一步包括第二部分,其中,所述第一部分具有与所述第二部分相比不同的特性。
3.根据权利要求2所述的系统,其中,所述第一部分包括易失性存储器,并且所述第二部分包括非易失性存储器。
4.根据权利要求2所述的系统,其中所述硬件存储器控制器用于通过将与所述第二部分相关联的线路内容传送到所述第一部分来进行重映射。
5.根据权利要求2所述的系统,其中,所述硬件存储器控制器用于:在提供访问指示之前,检测对所述第二部分的访问。
6.根据权利要求2所述的系统,其中,与所述第二部分相关联的第二线路是未映射的,然后当关联处理器试图访问所述第二线路时,发生干预动作。
7.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于至少部分地基于所述指示来修改所述转译线路,其中,经修改的转译线路将所述第一物理地址映射到容易可访问的所述第一部分中的第一数据线路。
8.根据权利要求7所述的系统,其中,分离的数据结构被用于确定所述转译线路的修改以将所述第一物理地址映射到所述第一部分中的第一数据线路。
9.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于:从辅助模块接收所述转译线路的重映射。
10.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于:预取其他数据线路。
11.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于:重映射与虚拟存储器页相关联的线路。
12.根据权利要求11所述的系统,其中,其中,重映射虚拟存储器页许可关联处理器在所述转译线路将第一物理地址映射到所述第一部分中的第一线路之后继续执行。
13.根据权利要求11所述的系统,其中,以软件处理虚拟地址映射。
14.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于:提供事务更新支持。
15.根据权利要求2所述的系统,其中,所述硬件存储器控制器用于:支持将存储器的经修改的线路写入到所述第二部分中的日志区。
16.根据权利要求15所述的系统,其中,所述存储器的经修改的线路的写回被记录在所述日志区中。
17.根据权利要求1所述的系统,其中,所述硬件存储器控制器用于:维持撤销日志区和重做日志区。
18.一种存储器映射方法,包括:
用第一物理地址使用转译线路来访问混合存储器,其中
所述混合存储器包括第一部分,
所述转译线路与第一物理存储器地址到存储器页内的所述第一部分中的第一线路的映射相关联,
其中,所述映射提供所述第一线路在所述第一部分中不可直接访问的指示,且所述指示定义第一部分中的预留地址或转译线路标签。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410522999.6/1.html,转载请声明来源钻瓜专利网。