[发明专利]用于降低DAC中的电容器感应的ISI的方法和设备有效
申请号: | 201410533057.8 | 申请日: | 2014-10-11 |
公开(公告)号: | CN104579341B | 公开(公告)日: | 2018-06-19 |
发明(设计)人: | S·拉加塞卡 | 申请(专利权)人: | 亚德诺半导体集团 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 郭思宇 |
地址: | 百慕大群岛(*** | 国省代码: | 百慕大群岛;BM |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 模拟输出信号 校正性 电容器 数字输入信号 方法和设备 控制电路 数字输入信号转换 寄生电容 码间干扰 直流电流 可控制 输出处 数模 耦接 并行 电路 输出 | ||
1.一种电路,包括:
多个主数模DAC元件,用于将数字输入信号转换成模拟输出信号;
控制电路,用于控制每个主DAC元件以根据数字输入信号在第一状态和第二状态之间切换从而在输出处提供表示数字输入信号的模拟输出信号;以及
多个校正性DAC元件,其被并行地耦接至控制电路和输出之间的多个主DAC元件,
其中控制电路控制每个校正性DAC元件以在第一状态和第二状态之间切换,从而使得由主DAC元件和校正性DAC元件的寄生电容从输出汲取的电荷恒定。
2.根据权利要求1所述的电路,其中控制电路控制每个校正性DAC元件以在第一状态和第二状态之间切换,从而使得在第一和第二状态之间转换的主DAC元件和校正性DAC元件的总数在每个周期中恒定。
3.根据权利要求1所述的电路,其中校正性DAC元件不向模拟输出信号贡献直流电流。
4.根据权利要求1所述的电路,其中在第一状态中主DAC元件向输出提供正电流,而且在第二状态中主DAC元件向输出提供负电流。
5.根据权利要求1所述的电路,其中主DAC元件是电阻性DAC元件。
6.根据权利要求1所述的电路,其中主DAC元件是电流舵DAC元件。
7.根据权利要求1所述的电路,其中输出信号是差分输出信号。
8.根据权利要求1所述的电路,其中多个主DAC元件是温度计式DAC。
9.根据权利要求1所述的电路,其中控制电路控制多个开关以便在第一状态和第二状态之间切换主DAC元件,而且所述开关是NMOS开关和PMOS开关之一。
10.根据权利要求9所述的电路,其中所述NMOS开关是低电压NMOS开关。
11.一种数模DAC元件,包括:
第一电流源;
第二电流源;
第一组开关,其被布置成形成第一和第二电流源之间的多个主电路分支,其中:
主电路分支中的第一个包括连接在第一电流源和第一输出端之间的第一开关以及连接在第二电流源和第一输出端之间的第二开关,
主电路分支中的第二个包括连接在第一电流源和第二输出端之间的第三开关以及连接在第二电流源和第二输出端之间的第四开关;以及
第二组开关,其被布置成形成第一和第二输出端之间的多个校正性电路分支,其中:
校正性电路分支中的第一个包括串行连接在第一和第二输出端之间的第五开关和第六开关,以及
校正性电路分支中的第二个包括串行连接在第一和第二输出端之间的第七开关和第八开关;
其中校正性电路分支中的第二组开关被操作来在每个时钟周期中提供两种状态之一,所述状态包括:
第一状态,其中第五开关和第八开关闭合而且第六开关和第七开关打开,以及
第二状态,其中第五开关和第八开关打开而且第六开关和第七开关闭合;以及
第一组开关和第二组开关被控制以使得在每个时钟周期中,当第一组开关提供第一状态时第二组开关提供第二状态,而且当第一组开关提供第二状态时第二组开关提供第一状态。
12.根据权利要求11所述的DAC元件,其中主电路分支中的第一组开关被操作来在每个周期中提供两种状态之一,状态包括:
第一状态,其中第一电流源将电流提供给第一输出端而且第二电流源从第二输出端引出电流,以及
第二状态,其中第一电流源将电流提供给第二输出端而且第二电流源从第一输出端引出电流。
13.根据权利要求11所述的DAC元件,其中第一和第二状态中的第二组开关不向第一和第二输出贡献直流电流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体集团,未经亚德诺半导体集团许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410533057.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种激光显示终端
- 下一篇:一种交织法生成的ZCZ序列集合的快速周期相关方法