[发明专利]在终端通信设备初始化中保持输入输出端状态稳定的电路有效
申请号: | 201410533480.8 | 申请日: | 2014-10-11 |
公开(公告)号: | CN104298640B | 公开(公告)日: | 2020-02-21 |
发明(设计)人: | 裴志刚;张艺阳 | 申请(专利权)人: | 上海斐讯数据通信技术有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F9/445 |
代理公司: | 浙江千克知识产权代理有限公司 33246 | 代理人: | 周希良 |
地址: | 201620 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 终端 通信 设备 初始化 保持 输入输出 状态 稳定 电路 | ||
1.一种在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,该电路用于具有GPIO模块的终端通信设备,该电路的输入端电性连接所述的终端通信设备中的GPIO模块,该电路的输出端电性连接终端通信设备中的可控器件;
所述的保持输入输出端状态稳定的电路包含锁存器(U1)和电性连接该锁存器(U1)的第一下拉电阻(R1);
所述的锁存器(U1)具有:
锁存使能端(LE),其接收所述的GPIO模块的第二输入/输出信号(CPU_GPIO2);
控制端(D),其接收所述的GPIO模块的第一输入/输出信号(CPU_GPIO1);
输出端(Q),其电性连接所述的可控器件,该输出端(Q)输出信号(SWITCH_CTL_OUT)给可控器件;
当锁存使能端(LE)为高电平时,锁存器(U1)处于解锁状态,输出端(Q)的输出随着控制端(D)的变化而变化,当锁存使能端(LE)为低电平时,锁存器(U1)处于锁存状态,输出端(Q)的输出保持原始状态不变;
所述的第一下拉电阻(R1)的一端电性连接锁存器(U1)的锁存使能端(LE),第一下拉电阻(R1)的另一端接地,在终端通信设备初始化过程中,第一下拉电阻(R1)将连接第二输入/输出信号(CPU_GPIO2)的锁存使能端(LE)下拉为低电平,使锁存器(U1)执行锁存功能,使输出端(Q)输出的输出信号(SWITCH_CTL_OUT)保持原始状态不变;
所述的锁存器(U1)还具有:
输出使能端(OE);
当输出使能端(OE)为低电平时,锁存器(U1)正常工作;
所述的保持输入输出端状态稳定的电路还包含第二下拉电阻(R2),该第二下拉电阻(R2)的一端电性连接锁存器(U1)的输出使能端(OE),第二下拉电阻(R2)的另一端接地,所述的第二下拉电阻(R2)将输出使能端(OE)下拉为低电平,保持锁存器(U1)处于有效工作状态。
2.如权利要求1所述的在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,所述的第一下拉电阻(R1)的阻值范围是1KΩ~10KΩ。
3.如权利要求1所述的在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,所述的第二下拉电阻(R2)的阻值范围是1KΩ~10KΩ。
4.如权利要求3所述的在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,所述的锁存器(U1)还具有:
接地端(GND);
电源端(VCC)。
5.如权利要求4所述的在终端通信设备初始化中保持输入输出端状态稳定的电路,其特征在于,所述的保持输入输出端状态稳定的电路还包含电性连接锁存器(U1)的电源端(VCC)的旁路电容(C1)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海斐讯数据通信技术有限公司,未经上海斐讯数据通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410533480.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能手机网站制作方法
- 下一篇:经高速串行链路的配置