[发明专利]一种降低数字预失真中ADC采样速率的方法及装置有效
申请号: | 201410573047.7 | 申请日: | 2014-10-23 |
公开(公告)号: | CN104320095B | 公开(公告)日: | 2017-09-22 |
发明(设计)人: | 王宗浩;陈文华;苏公喆 | 申请(专利权)人: | 清华大学 |
主分类号: | H03F3/20 | 分类号: | H03F3/20;H03F3/189;H03F1/32 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙)11201 | 代理人: | 张大威 |
地址: | 100084 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降低 数字 失真 adc 采样 速率 方法 装置 | ||
技术领域
本发明涉及数字预失真处理技术领域,特别涉及一种降低数字预失真中ADC采样速率的方法及装置。
背景技术
随着通信技术的发展,宽带信号和复杂的调制方式被应用其中。例如:QPSKQuadrature Phase Shift Keying,正交相移键控)、16QAM(Quadrature Amplitude Modulation,正交幅度调制)、64QAM等,复杂的调制方式将会带来误差向量幅度(EVM,Error Vector Magnitude)和邻近信道功率比(ACPR)的恶化,预失真技术也被应用其中,而目前研究较多的是数字预失真技术。
图1示出了现有的基于间接学习的数字预失真系统。从图1看出,现有的基于间接学习的数字预失真系统包括功率放大器(PA,Power Amplifier)、衰减控制装置5’、上下变频器、ADC采样装置6’、DAC采样装置7’、预失真器4’和预失真器复制模块3’。在数字预失真系统中,由于功率放大器的非线性特性造成输出夹杂了三阶交调和五阶交调分量,导致输出信号带宽为原来的3倍甚至5倍。对于一个宽带的发射机系统,假若信号带宽为40M,ADC的采样率需要200M以上才能将整个带宽内的失真情况采集下来,而高精度高速ADC的价格较高,这也是目前宽带通信系统数字预失真应用的一个缺点。
发明内容
本发明的目的旨在至少解决所述技术缺陷之一。
为此,本发明的一个目的在于提出一种降低数字预失真中ADC采用速率的方法,该方法大幅度了降低设备对高速ADC的需求。
为了实现上述目的,本发明一方面的实施例提供一种降低数字预失真中ADC采用速率的方法,包括如下步骤:
S1:采用平移输入方式将功率放大器的输入信号与输出信号进行时间对齐,其中所述
输出信号为ADC采样数据;
S2:根据时间对齐后的输入信号和输出信号,建立正向模型,通过正向模型估计出所述功率放大器的正向模型参数;
S3:根据估计得到的正向模型参数,估计所述功率放大器的满采样率输出信号;
S4:根据估计得到的所述功率放大器的输出信号和实际功率放大器输入信号建立逆向模型,估计出预失真器的参数;以及
S5:将所述预失真参数复制到预失真器以进行数字预失真处理。
根据本发明实施例的降低数字预失真中ADC采用速率的方法,采用低频采样作数字预失真的方法,解决现有技术中需要将整个频带内的失真信号全部采集下来的问题。本发明通过先建立正向模型估计输出然后再建立逆向模型作预失真器的参数,解决了在采样频率在低于信号带宽的情况下的进行数字预失真方法,大幅度了降低设备对高速ADC的需求。
进一步,所述采用平移输入方式将功率放大器的输入信号与ADC采样数据进行对齐,包括如下步骤:
S11:开始,令k=0;
S12:将输入信号向左和向右每隔N-k,平移一次,左右各平移N-1次,得到总共2N-1个序列,分别记序号为-(N-1),…,0,…,(N-1),然后将上述序列与输出的低采样率信号进行相关运算,求得各相关峰,其中最大的序号为n∈[-(N-1),(N-1)],将原来的输入信号平移n/N-k代替输入信号,
S13:比较误差范围N-K与所允许的最小模对齐精度e的大小,如果大于e,,则设置k=k+1循环S12和S13,如果到达模型精度则终止循环;
S14:最终的延迟可以表示为
本发明的另一个目的在于提出一种降低数字预失真中ADC采样速率的装置,该装置大幅度了降低设备对高速ADC的需求。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410573047.7/2.html,转载请声明来源钻瓜专利网。