[发明专利]一种简易差分电路下的多道脉冲幅度分析器在审
申请号: | 201410573121.5 | 申请日: | 2014-10-24 |
公开(公告)号: | CN104391182A | 公开(公告)日: | 2015-03-04 |
发明(设计)人: | 徐花;张静雅 | 申请(专利权)人: | 苏州德鲁森自动化系统有限公司 |
主分类号: | G01R29/02 | 分类号: | G01R29/02 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 许方 |
地址: | 215000 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 简易 电路 多道 脉冲幅度 分析器 | ||
1.一种简易差分电路下的多道脉冲幅度分析器,其特征在于:包括探测器、调理电路、单端转差分电路、高速ADC、简易差分电路、FPGA、低电压差分数据接口、数据处理终端;
所述探测器、调理电路、单端转差分电路、高速ADC、FPGA和数据处理终端依次相连,所述高速ADC还与简易差分电路相连;所述FPGA还与低电压差分数据接口相连;
所述FPGA内部设有数据缓冲模块、数字核脉冲处理模块、S形加减速模块、数字积分插补模块、梯形加减速模块,数据缓冲模块、数字核脉冲处理模块、数字积分插补模块、梯形加减速模块依次相连,所述数字积分插补模块还与S形加减速模块相连接;
所述探测器输出的核脉冲信号经过调理电路进行调理后,经过单端转差分电路,由采样率为65MHz的高速ADC经由FPGA的控制下进行模数转换,将核脉冲转换为数字信号,转换为数字信号的核脉冲信号经过FPGA内部的数字核脉冲处理模块、S形加减速模块、数字积分插补模块、梯形加减速模块的依次处理后发送到数据处理终端;
所述简易差分电路包括比较器和第一至第四电阻,其中,输入电压的正极和第一电阻的一端相连,第一电阻的另一端分别和第二电阻的一端、比较器的正输入端相连接,第二电阻的另一端分别和比较器的正输出端、输出电压的负极相连接,输入电压的负极和第三电阻的一端相连,第三电阻的另一端分别和第四电阻的一端、比较器的负输入端相连接,第四电阻的另一端分别和比较器的负输出端、输出电压的正极相连接。
2.如权利要求1所述的一种简易差分电路下的多道脉冲幅度分析器,其特征在于:所述低电压差分数据接口型号为LVDS或RS485。
3.如权利要求1所述的一种简易差分电路下的多道脉冲幅度分析器,其特征在于:所述FPGA通过485接口与数据处理终端相连。
4.如权利要求3所述的一种简易差分电路下的多道脉冲幅度分析器,其特征在于:所述FPGA的芯片型号为EP3C40。
5.如权利要求1所述的一种简易差分电路下的多道脉冲幅度分析器,其特征在于:还包括电源模块,所述电源模块为现行稳压电源或开关稳压电源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州德鲁森自动化系统有限公司,未经苏州德鲁森自动化系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410573121.5/1.html,转载请声明来源钻瓜专利网。