[发明专利]移位寄存器单元电路、移位寄存器、驱动方法及显示装置有效

专利信息
申请号: 201410594545.X 申请日: 2014-10-29
公开(公告)号: CN104299589A 公开(公告)日: 2015-01-21
发明(设计)人: 姚树林;李承珉;孙志华;吴行吉;崔文海;刘宝玉 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20;G11C19/28
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 李相雨
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 单元 电路 驱动 方法 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,特别涉及一种移位寄存器单元电路、移位寄存器、驱动方法及显示装置。

背景技术

GOA(Gate Drive on Array)技术是将栅极驱动电路IC的功能做在阵列基板上,提高了液晶显示面板的集成度,降低了材料成本和制作工艺成本。如图1所示,GOA电路包括多个GOA单元,每个GOA单元对应一个栅极驱动输出,从而实现栅极驱动电路IC的功能。

但是GOA单元电路存在一个问题,在Reset信号本身可能会出现不稳定的情况,导致晶体管M2误开启,从而出现错误的Reset操作。

发明内容

(一)要解决的技术问题

本发明要解决的技术问题是:如何避免GOA单元电路的Reset端的误操作。

(二)技术方案

为解决上述技术问题,本发明提供了一种移位寄存器单元电路,包括:栅极启动端、第一时钟端、第二时钟端、复位端、低电平端、栅极输出端、存储电容、充电模块、输出控制模块及复位模块;

所述充电模块连接栅极启动端、第一时钟端和存储电容,用于在所述栅极启动端和第一时钟端的控制下对所述存储电容充电至高电平;

所述输出控制模块连接所述第二时钟端、存储电容和栅极输出端,用于在所述存储电容为高电平时将所述第二时钟端的电平信号输出至所述栅极输出端;

所述复位模块包括:第二晶体管、第四晶体管和第五晶体管,所述第二晶体管的栅极连接所述复位端,源极连接所述存储电容的第一端,漏极连接所述第五晶体管的栅极,所述第四晶体管的栅极连接所述复位端,源极连接所述栅极输出端,漏极连接所述低电平端,所述第五晶体管的源极连接所述存储电容的第一端,漏极连接所述低电平端;所述第二晶体管和第五晶体管用于在复位端的控制下将所述存储电容第一端连接至所述低电平端,所述第四晶体管用于在复位端的控制下将所述栅极输出端连接至所述低电平端。

其中,所述第五晶体管的栅极开启电压大于所述第二晶体管的栅极开启电压。

其中,所述充电模块包括:第一晶体管和第六晶体管,所述第一晶体管的栅极和源极连接所述栅极启动端,漏极连接所述存储电容的第一端,用于在栅极启动端为高电平时对所述存储电容充电,所述第六晶体管的栅极连接所述第一时钟端,源极连接所述栅极启动端,漏极连接所述存储电容的第一端,用于在栅极启动端和第一时钟端为高电平时对所述存储电容充电。

其中,所述输出控制模块包括:第三晶体管,所述第三晶体管的栅极连接所述存储电容的第一端,源极连接所述第二时钟端、漏极连接所述栅极输出端,栅极输出端连接所述存储电容的第二端,所述第三晶体管用于在所述存储电容第一端为高电平时将所述第二时钟端的电平信号输出至所述栅极输出端。

本发明还提供了一种上述任一项所述的移位寄存器单元电路驱动方法,包括:

对所述栅极启动端和第一时钟端施加高电平,第二时钟端施加低电平,使所述充电模块在所述栅极启动端和第一时钟端的控制下对所述存储电容充电至高电平,且使栅极输出端输出第二时钟端的低电平;

对所述栅极启动端和第一时钟端施加低电平,第二时钟端施加高电平,存储电容保持高电平,使输出控制模块控制栅极输出端输出第二时钟端的高电平;

对复位端施加高电平,第二晶体管导通,将存储电容第一端的高电平传输至第五晶体管的栅极,导通第五晶体管,将存储电容的第一端拉至电平,同时第四晶体管导通,使栅极输出端输出低电平。

其中,对所述栅极启动端和第一时钟端施加高电平,第二时钟端施加低电平,使所述充电模块在所述栅极启动端和第一时钟端的控制下对所述存储电容充电至高电平,且使栅极输出端输出第二时钟端的低电平具体包括:

对所述栅极启动端和第一时钟端施加高电平,第一晶体管和第六晶体管导通,将所述存储电容第一端充为高电平,第三晶体管导通,同时对第二时钟端施加低电平,使第二时钟端的低电平输出至所述栅极输出端。

其中,对所述栅极启动端和第一时钟端施加低电平,第二时钟端施加高电平,存储电容保持高电平,使输出控制模块控制栅极输出端输出第二时钟端的高电平具体包括:

对所述栅极启动端和第一时钟端施加低电平,第一晶体管和第六晶体管关闭,存储电容第一端保持高电平,使第三晶体管导通,同时第二时钟端施加高电平,且通过所述第三晶体管输出至所述栅极输出端。

本发明还提供了一种移位寄存器,包括级联的若干上述任一项所述的移位寄存器单元电路,下一级移位寄存器单元电路的栅极输出端信号反馈至所述上一级移位寄存器单元电路的复位端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410594545.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top