[发明专利]FPGA配置文件的压缩方法和装置有效
申请号: | 201410635537.5 | 申请日: | 2014-11-05 |
公开(公告)号: | CN105574053B | 公开(公告)日: | 2019-09-06 |
发明(设计)人: | 何轲 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
主分类号: | G06F16/174 | 分类号: | G06F16/174 |
代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 配置文件 压缩 方法 装置 | ||
本发明涉及一种FPGA配置文件的压缩方法和装置,所述方法包括:接收处理器发送的压缩指令;对进行RTL编码、综合、布局布线时FPGA芯片的第一配置文件进行分割,生成多个子文件;当所述多个子文件中存在相同子文件时,获取所述相同子文件的相同值以及所述相同值的长度,并添加标识符,所述相同值、长度和标识符构成查找表;删除所述第一配置文件中的相同子文件,将所述查找表和单独子文件构成第二配置文件单独子文件。
技术领域
本发明涉及通信领域,尤其涉及一种现场可编程逻辑门阵列(FieldProgrammable Gate Array,FPGA)配置文件的压缩方法和装置。
背景技术
现有技术中对FPGA配置文件进行加载时,当配置文件的容量较大时,往往需要花费较长的时间进行配置文件的传输,导致配置文件加载的速率较慢,从而影响了FPGA芯片的配置速度。
发明内容
本发明的目的是解决现有技术中在进行FPGA配置文件加载时,需要花费较长的时间进行配置文件的传输,配置文件加载的速率较慢,FPGA芯片的配置速度慢的问题。
第一方面,本发明实施例提供了一种FPGA配置文件的压缩方法,所述方法包括:
接收处理器发送的压缩指令;
对进行寄存器传输级RTL编码、综合、布局布线时现场可编程逻辑门阵列FPGA芯片的第一配置文件进行分割,生成多个子文件;
当所述多个子文件中存在相同子文件时,获取所述相同子文件的相同值以及所述相同值的长度,并添加标识符,所述相同值、长度和标识符构成查找表;
删除所述第一配置文件中的相同子文件,将所述查找表和单独子文件构成第二配置文件单独子文件。
可选地,遍历所述子文件,以所述多个子文件中没有出现过的组合字符作为标识符。
可选地,所述对进行RTL编码、综合、布局布线时FPGA芯片的第一配置文件进行分割,生成多个子文件具体包括:
根据所述第一配置文件的容量对所述第一配置文件进行分割。
可选地,所述方法还包括:
将所述第二配置文件加载到FPGA芯片,以配置所述FPGA芯片。
可选地,所述方法之后还包括:对所述加载到FPGA芯片的第二配置文件解码,以生成第一配置文件。
第二方面,本发明实施例提供了一种FPGA配置文件的压缩装置,所述装置包括:接收单元,分割单元,获取单元,删除单元;
所述接收单元,用于接收处理器发送的压缩指令;
所述分割单元,用于对进行RTL编码、综合、布局布线时FPGA的第一配置文件进行分割,生成多个子文件;
所述获取单元,用于当所述多个子文件中存在相同子文件时,获取所述相同子文件的相同值以及所述相同值的长度,并添加标识符,所述相同值、长度和标识符构成查找表;
所述删除单元,用于删除所述第一配置文件中的相同子文件,将所述查找表和单独子文件构成第二配置文件。
可选地,所述获取单元具体用于,遍历所述子文件,以所述多个子文件中没有出现过的组合字符作为标识符。
可选地,所述分割单元具体用于,根据将所述第一配置文件的容量对所述第一配置文件进行分割。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410635537.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种分布式缓存范围查询方法、装置及系统
- 下一篇:规则匹配运算方法及装置