[发明专利]一种记录板卡累计上电时间的装置有效
申请号: | 201410690199.5 | 申请日: | 2014-11-25 |
公开(公告)号: | CN104360933B | 公开(公告)日: | 2018-04-24 |
发明(设计)人: | 黄锐;王亨勇;周加谊 | 申请(专利权)人: | 绵阳市维博电子有限责任公司 |
主分类号: | G06F11/34 | 分类号: | G06F11/34 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 王宝筠 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 记录 板卡 累计 时间 装置 | ||
1.一种记录板卡累计上电时间的装置,其特征在于,包括:
与外部电源相连接的晶振模块,用于产生输入振荡频率;当外部电源掉电时,所述装置停止工作,使所述装置只能记录板卡的上电时间,不能记录板卡的掉电时间;
与所述晶振模块相连的处理模块,所述处理模块为FPGA,所述处理模块还连接有存储模块,所述处理模块用于获取所述输入振荡频率,将所述输入振荡频率整数倍增加得到工作频率;利用所述工作频率进行计数计时,得到计时数据,并累加存储模块中存储的计时数据,得到当前的计时数据,并写入所述存储模块;
所述存储模块用于存储计时数据;
所述处理模块利用所述工作频率进行计数计时,得到计时数据,并累加存储模块中存储的计时数据,得到当前的计时数据时,具体用于:
所述处理模块利用所述工作频率进行计数计时,得到计时数据;从所述存储模块当前存储页中提取计时数据,比较所述提取到的计时数据,将所述计时数据中的最大值累加所述处理模块得到的计时数据后写入所述存储模块的下一页。
2.根据权利要求1所述的装置,其特征在于,所述晶振模块与所述处理模块的全局时钟输入管脚相连。
3.根据权利要求1所述的装置,其特征在于,所述存储模块与所述处理模块的串行外设接口总线相连。
4.根据权利要求1所述的装置,其特征在于,所述处理模块从所述存储模块当前存储页中提取计时数据之后,还用于校验所述提取到的计时数据;
其中,所述比较所述提取到的计时数据,将所述计时数据中的最大值累加所述处理模块得到的计时数据后写入所述存储模块的下一页包括:
比较通过校验后的计时数据,将所述通过校验后的计时数据中的最大值累加所述处理模块得到的计时数据,并添加校验码后写入所述存储模块的下一页。
5.根据权利要求1-4中任意一项所述的装置,其特征在于,所述存储模块为用户可更改的只读存储器。
6.根据权利要求1-4中任意一项所述的装置,其特征在于,所述晶振模块为50MHz的晶振模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于绵阳市维博电子有限责任公司,未经绵阳市维博电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410690199.5/1.html,转载请声明来源钻瓜专利网。