[发明专利]一种射频信号的采集与处理系统有效
申请号: | 201410695550.X | 申请日: | 2014-11-27 |
公开(公告)号: | CN104361375B | 公开(公告)日: | 2017-11-24 |
发明(设计)人: | 龙宁;张星星 | 申请(专利权)人: | 成都龙腾中远信息技术有限公司 |
主分类号: | G06K17/00 | 分类号: | G06K17/00 |
代理公司: | 成都金英专利代理事务所(普通合伙)51218 | 代理人: | 袁英 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频 信号 采集 处理 系统 | ||
1.一种射频信号的采集与处理系统,其特征在于:它包括主控计算机模块、多个高速存储模块、AD采集模块和光纤通道单元,所述的AD采集模块的输入端接收输入信号,高速存储模块、AD采集模块和光纤通道单元通过板间高速总线连接,高速存储模块、AD采集模块和光纤通道单元还同时通过CAN总线连接,所述的光纤通道单元通过PCIe与主控计算机模块连接,光纤通道单元还设有数据输出口;
所述的光纤通道单元包括FPGA芯片、光纤收发器和以太网PHY芯片,所述的FPGA芯片通过GTX与板间高速总线连接,FPGA芯片还通过GTX与光纤收发器连接,光纤收发器通过光口输出数据,FPGA芯片还通过以太网PHY芯片与千兆以太网连接,FPGA芯片还分别与PCIe总线和CAN总线连接;在自身对数据进行存储处理的基础上,光纤通道单元还能通过光口将数据输出到其它设备,这就使得系统能与其它设备配合使用,成为一些大型系统的组成部分;
所述的高速存储模块包括FLASH阵列、FPGA芯片、DSP处理器、一个用于存储文件系统与参数的NOR FLASH和一个用于接收来自FPGA芯片数据并传输给光口的光模块,所述的FLASH阵列与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片通过EMIF接口与DSP处理器连接,DSP处理器与PCI接口连接,DSP处理器还通过与以太网PHY芯片与千兆网口连接;所述的NOR FLASH与FPGA芯片连接,所述的光模块一端通过GTX接口和与FPGA芯片连接,另一端与光口连接;所述的FLASH阵列为采用了BCH纠错编码技术的FLASH阵列,FLASH阵列包括多组FLASH芯片,所述的多组FLASH芯片为流水线处理结构的芯片,所述的FLASH芯片为采用双页编程技术并包括多个分时利用的核的芯片。
2.根据权利要求1所述的一种射频信号的采集与处理系统,其特征在于:它还包括多个阵列天线和一个多通道接收机,所述的阵列天线接收射频信号,阵列天线的输出与多通道接收机连接,多通道接收机的输出与AD采集模块连接。
3.根据权利要求1所述的一种射频信号的采集与处理系统,其特征在于:所述的高速存储模块的个数为4个。
4.根据权利要求1所述的一种射频信号的采集与处理系统,其特征在于:所述的AD采集模块包括多路AD采集器、FPGA芯片、DSP处理器、以太网PHY芯片、时钟管理器和晶振,所述的多路AD采集器接收来自外部的输入信号,AD采集器的输出与FPGA芯片连接,FPGA芯片通过GTX接口与外部总线连接,FPGA芯片还通过DSP数据总线与DSP处理器连接,DSP处理器一端与预设的PCI接口连接,另一端通过以太网PHY芯片与千兆以太网连接;所述的时钟管理器一路输入端接收来自晶振的基准信号,时钟管理器的输出端与多路AD采集器连接,时钟管理器到多路AD采集器的每一路的PCB走线长度等长。
5.根据权利要求1所述的一种射频信号的采集与处理系统,其特征在于:所述的主控计算机模块选用AD-link公司的标准CPCI的高性能工业计算机板卡CPCI-6210。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都龙腾中远信息技术有限公司,未经成都龙腾中远信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410695550.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种射频卡门锁控制电路
- 下一篇:一种得出人脸部位轮廓定位模型的方法