[发明专利]一种DDS上变频后驱动锁相环的频率综合器在审
申请号: | 201410717244.1 | 申请日: | 2014-12-02 |
公开(公告)号: | CN104393871A | 公开(公告)日: | 2015-03-04 |
发明(设计)人: | 杜勇;李光灿;张贵榕;赖寒昱;刘国鹏;刘兴 | 申请(专利权)人: | 贵州航天计量测试技术研究所 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 贵阳中新专利商标事务所 52100 | 代理人: | 商小川 |
地址: | 550009 *** | 国省代码: | 贵州;52 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 dds 变频 驱动 锁相环 频率 综合 | ||
1.一种DDS上变频后驱动锁相环的频率综合器,它包括高稳晶振(1)、DDS电路(5)和锁相环电路(7),其特征在于:高稳晶振(1)输出端与第一3dB功分器(2)输入端连接,第一3dB功分器(2)输出端分别与第一直接倍频电路(3)和第二直接倍频电路(4)的输入端连接,第一直接倍频电路(3)和FPGA控制电路(8)的输出端分别与DDS电路(5)输入端连接,第二直接倍频电路(4)和DDS电路(5)输出端分别与混频滤波电路(6)输入端连接,混频滤波电路(6)输出端与锁相环电路(7)输入端连接。
2.根据权利要求1所述的一种DDS上变频后驱动锁相环的频率综合器,其特征在于:混频滤波电路(6)包括混频器(16)和滤波器,混频器与滤波器导线连接。
3.根据权利要求1所述的一种DDS上变频后驱动锁相环的频率综合器,其特征在于:锁相环电路(7)包括鉴相器,鉴相器输出端与环路滤波器输入端导线连接,环路滤波器输出端与VCO输入端导线连接,VCO输出端与第二3dB功分器输入端导线连接, 第二3dB功分器的一个输出端与分频器输入端导线连接,分频器输出端与鉴相器输入端导线连接。
4.根据权利要求3所述的一种DDS上变频后驱动锁相环的频率综合器,其特征在于:分频器为8分频。
5.根据权利要求1所述的一种DDS上变频后驱动锁相环的频率综合器,其特征在于:高稳晶振(1)为100MHz。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于贵州航天计量测试技术研究所,未经贵州航天计量测试技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410717244.1/1.html,转载请声明来源钻瓜专利网。