[发明专利]具增强静电放电保护的指纹辨识芯片、系统与制造方法有效
申请号: | 201410733498.2 | 申请日: | 2014-12-04 |
公开(公告)号: | CN105720017B | 公开(公告)日: | 2018-06-19 |
发明(设计)人: | 林柏全 | 申请(专利权)人: | 禾瑞亚科技股份有限公司 |
主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L23/60;H01L21/58;H01L21/60;G06K9/00 |
代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾台北市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 周围区域 垫片 指纹辨识芯片 中间区域 静电放电保护 凸出的 静电防护能力 数组形式 一侧边缘 中间凹陷 静电 电源 芯片 包围 制造 | ||
本发明是关于一种具增强静电放电保护的指纹辨识芯片,包含多个接收垫片,设在芯片的表面且排列为数组形式。接收垫片包含中间区域与周围区域,周围区域包围中间区域的至少一侧边缘。接收垫片的周围区域高于中间区域,该接收垫片具有中间凹陷而周围凸出的剖面,手指会先接触到较凸出的周围区域,在短暂的瞬间使得静电先经由周围区域而泄至地或电源,借以增强指纹辨识芯片的静电防护能力。
技术领域
本发明是有关一种指纹辨识系统,特别是关于一种具增强静电放电保护的指纹辨识芯片。
背景技术
指纹辨识近来逐渐使用于电子装置,特别是手持式电子装置(例如手机或平板计算机),用以取代传统使用密码的辨识方式,不但较为方便且更为安全。
人体或机器的静电进入芯片时,会在瞬间产生大电流,造成芯片的破坏。因此,静电放电(ESD)保护是芯片很基本且重要的必备功能之一。特别是对于指纹辨识芯片,由于手指需频繁地直接接触芯片表面,因此,较一般晶体电路芯片更需要较强静电放电保护能力,以确保指纹辨识功能的正常。
然而,传统指纹辨识芯片的静电放电保护电路经常因来不及启动,使得静电先流入芯片的内部电路,因而造成内部电路功能的不正常,甚至破坏电路。此外,传统指纹辨识芯片的静电放电保护电路本身不够强,当有大量的静电放电时,很有可能会先击穿静电放电保护电路,使得芯片的内部电路得不到静电放电保护。
因此亟需提出一种新颖具增强静电放电保护的指纹辨识芯片,用以改善传统指纹辨识芯片的诸多缺点。
发明内容
本发明的目的在克服现有的指纹辨识芯片存在的缺陷,而提出一种具增强静电放电保护的指纹辨识芯片,其接收垫片(pad)具有中间凹陷而周围凸出的剖面,手指会先接触到较凸出的周围区域,在短暂的瞬间使得静电先经由周围区域而泄至地,借以增强指纹辨识芯片的静电防护能力。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种具增强静电放电保护的指纹辨识芯片,包含:多个接收垫片,设在芯片的表面且排列为数组形式,该接收垫片包含中间区域与周围区域,该周围区域包围该中间区域的至少一侧边缘;保护层,覆盖该周围区域与该中间区域,使得该周围区域之上的该保护层的顶面高于该中间区域之上的该保护层的顶面;其中该接收垫片的周围区域高于中间区域。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
前述的具增强静电放电保护的指纹辨识芯片,其中所述的中间区域电性连接至相应的接收电路与静电放电保护电路,且该周围区域电性连接至电源或地。
前述的具增强静电放电保护的指纹辨识芯片,其中所述的接收垫片在该周围区域所设顶部的金属层高于该中间区域所设顶部的金属层。
前述的具增强静电放电保护的指纹辨识芯片,其中所述的接收垫片的中间区域包含:基板;至少一个金属层,位于该基板上,所述金属层分别设在相应的介电层内;多个导电连接孔,用以连接于相邻金属层之间,且用以电性连接至接收电路与静电放电保护电路;及所述的保护层,覆盖于所述金属层与所述介电层的顶部。
前述的具增强静电放电保护的指纹辨识芯片,其中该接收垫片的周围区域包含:基板;多个金属层,位于该基板上,所述金属层分别设在相应的介电层内;多个导电连接孔(via),用以连接于相邻金属层之间,且用以电性连接至电源或地;及所述的保护层,覆盖于所述金属层与所述介电层的顶部。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于禾瑞亚科技股份有限公司,未经禾瑞亚科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410733498.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:集成电路封装件及其制造方法
- 下一篇:半导体结构的形成方法