[发明专利]一种数字时钟生成模块及方法在审
申请号: | 201410808458.X | 申请日: | 2014-12-19 |
公开(公告)号: | CN104699169A | 公开(公告)日: | 2015-06-10 |
发明(设计)人: | 邵晨;杨宇;李渊;胡之惠;陈布雨 | 申请(专利权)人: | 上海电机学院 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;G04G9/00 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 郑玮 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数字 时钟 生成 模块 方法 | ||
技术领域
本发明涉及一种数字时钟生成模块及方法,特别是涉及一种基于PC利用LabVIEW实现具有闹铃功能的实用数字时钟的数字时钟生成模块及方法。
背景技术
在电脑桌面上实现时钟功能目前主要是通过Java来完成。在基于虚拟仪器技术的检测、监控系统中,利用该方式实现的具有时钟显示和闹铃功能的数字钟没有什么实用设计产生。因此,实有必要提出一种技术手段,以解决上述问题。
发明内容
为克服上述现有技术存在的不足,本发明之目的在于提供一种数字时钟生成模块及方法,其基于PC平台、以图形化设计软件LabVIEW设计时钟模块程序,实现数字时钟的时间以及日期显示,同时设计功能扩展模块程序实现了时区切换、闹铃以及日夜图标变换功能,适用于由虚拟仪器技术的构建的检测系统中。
为达上述及其它目的,本发明提出一种数字时钟生成模块,包括:
时钟模块,通过图形化设计软件LabVIEW的时间函数实现对PC系统中时 间信息的提取,并且完成分装处理,实现时间和日期的显示和修改功能;
扩展模块,在该时钟模块的基础上利用图形化设计软件LabVIEW实现时区切换、闹铃以及日夜图标切换功能。
进一步地,该时钟模块利用图形化设计软件LabVIEW自带的获取时间函数Get Date/Time in seconds自动调用PC中的时间并返回当前时间的时间标识,同时以秒数计算时间标识。
进一步地,该时钟模块将获取的时间通过秒至日期/时间转换函数转换为时间值的簇,并按名称解除捆绑函数把前面转换好的“时”、“分”、“秒”、“年”、“月”、“日”分别分装在每一个小格中。
进一步地,该时钟模块通过统一编码规范显示的格式显示分装后的时间信息。
进一步地,该时钟模块创建新的getSetTime函数,通过调用电脑系统函数中的动态链接库来实现数字钟的修改时间功能。
进一步地,该扩展模块利用该时钟模块分装出的“时”参量接口,通过数字加减实现时区切换显示。
进一步地,该扩展模块通过前面板太阳和月亮图案的定时切换来实现日夜图标切换功能。
为达到上述目的,本发明还提供一种数字时钟生成方法,包括如下步骤:
步骤一,利用图形化设计软件LabVIEW的时间函数对PC系统中时间信息 进行提取,并完成分装处理;
步骤二,获取分装处理后的时间信息,通过统一编码规范显示的格式后进行显示,并通过创建新函数,实现时间修改功能;
步骤三,在对时间信息进行分装处理的基础上,利用图形化设计软件LabVIEW实现时区切换、闹铃以及日夜图标切换功能。
进一步地,步骤一中,利用图形化设计软件LabVIEW自带的获取时间函数Get Date/Time in seconds自动调用PC中的时间并返回当前时间的时间标识,同时以秒数计算时间标识。
进一步地,步骤一中,将获取的时间通过秒至日期/时间转换函数转换为时间值的簇,并按名称解除捆绑函数把前面转换好的“时”、“分”、“秒”、“年”、“月”、“日”分别分装在每一个小格中。
与现有技术相比,本发明一种数字时钟生成模块及方法基于PC平台、以图形化设计软件LabVIEW为基础实现了数字时钟的时间以及日期显示,同时通过时间发射器实现了时区切换、闹铃以及日夜图标变换功能,适用于由虚拟仪器技术的构建的检测系统中。
附图说明
图1为一种数字时钟生成模块的系统结构图;
图2为本发明较佳实施例中获取电脑系统时间的示意图;
图3为本发明较佳实施例中7段数码管显示编码图;
图4为本发明较佳实施例中时区程序设计例图;
图5为本发明较佳实施例中闹铃功能程序设计图;
图6为本发明较佳实施例中日夜时区显示切换功能设计图;
图7为本发明一种数字时钟生成方法的步骤流程图。
具体实施方式
以下通过特定的具体实例并结合附图说明本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其它优点与功效。本发明亦可通过其它不同的具体实例加以施行或应用,本说明书中的各项细节亦可基于不同观点与应用,在不背离本发明的精神下进行各种修饰与变更。
图1为一种数字时钟生成模块的系统结构图。如图1所示,本发明一种数字时钟生成模块,包括:时钟模块10和扩展模块20。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海电机学院;,未经上海电机学院;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410808458.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:具有降噪功能的智能显示器
- 下一篇:电子调压器电路及其构成的电力仪表检测装置