[发明专利]一种阵列基板及其驱动方法、显示装置有效
申请号: | 201410841743.1 | 申请日: | 2014-12-30 |
公开(公告)号: | CN104460162A | 公开(公告)日: | 2015-03-25 |
发明(设计)人: | 程鸿飞;先建波;乔勇;卢永春 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G09G3/36 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 及其 驱动 方法 显示装置 | ||
1.一种阵列基板,包括多条存储电极线,其特征在于,每条所述存储电极线包括至少两个存储电极信号输入端。
2.根据权利要求1所述的阵列基板,其特征在于,每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为一个存储电极信号输入端。
4.根据权利要求3所述的阵列基板,其特征在于,所述存储电极线上与所述辅助存储电极线连接的所述节点作为所有存储电极信号输入端。
5.根据权利要求3所述的阵列基板,其特征在于,所述存储电极线上与所述辅助存储电极线连接的所述节点作为部分存储电极信号输入端。
6.根据权利要求3-5任一项所述的阵列基板,其特征在于,每条所述辅助存储电极线均连接所有所述存储电极线。
7.根据权利要求3-5任一项所述的阵列基板,其特征在于,所述辅助存储电极线包括第一辅助存储电极线和第二辅助存储电极线,所述第一辅助存储电极线和所述第二辅助存储电极线各连接一部分所述存储电极线。
8.根据权利要求7所述的阵列基板,其特征在于,所述第一辅助存储电极线连接奇数条所述存储电极线,所述第二辅助存储电极线连接偶数条所述存储电极线。
9.根据权利要求3所述的阵列基板,其特征在于,所述阵列基板还包括多条相互平行的栅线和多条相互平行的数据线,所述栅线和所述数据线相互交叉垂直,所述存储电极线沿所述栅线方向延伸;所述辅助存储电极线沿所述数据线方向延伸。
10.一种显示装置,其特征在于,包括如权利要求1-9任一项所述的阵列基板。
11.一种阵列基板的驱动方法,其特征在于,包括:
向存储电极线的至少两个存储电极信号输入端输入存储电极信号。
12.根据权利要求11所述的阵列基板的驱动方法,其特征在于,
所述存储电极信号与公共电极信号相同或者不同。
13.根据权利要求11所述的阵列基板的驱动方法,其特征在于,
每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端,所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:
向位于每条所述存储电极线两端的两个存储电极信号输入端输入存储电极信号。
14.根据权利要求11所述的阵列基板的驱动方法,其特征在于,
所述阵列基板包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为所述存储电极线的一个存储电极信号输入端;
所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:
通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号。
15.根据权利要求14所述的阵列基板的驱动方法,其特征在于,通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号,同时,向所述存储电极线的其他存储电极信号输入端输入存储电极信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410841743.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:投影模块
- 下一篇:薄膜晶体管基板、驱动薄膜晶体管基板的方法及显示装置