[实用新型]一种能应对电源电压塌陷的低电平复位电路有效

专利信息
申请号: 201420128781.8 申请日: 2014-03-21
公开(公告)号: CN204168263U 公开(公告)日: 2015-02-18
发明(设计)人: 廖晓东;高杰星;陈顺凡 申请(专利权)人: 福建师范大学
主分类号: H03K17/22 分类号: H03K17/22
代理公司: 福州君诚知识产权代理有限公司 35211 代理人: 戴雨君
地址: 350108 福建省福*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 应对 电源 电压 塌陷 电平 复位 电路
【说明书】:

技术领域

   本实用新型涉及CPU的应用技术领域,尤其涉及一种能应对电源电压塌陷的复位电路。

背景技术

    现有的电子产品越来越普遍的使用CPU控制,CPU开机上电和出现电源电压塌陷时,都需要进行复位操作,CPU复位质量的好坏直接影响到电子产品工作的稳定性和可靠性。由于工作电压的不稳定性,若没有复位电路对CPU进行复位,则在当电源处于波动状态工作时,极易造成CPU工作死机或失常。复位是指给CPU的复位引脚在一定时间范围内提供相反于正常工作电平的复位电平(高或低),以满足CPU复位的要求。

    现有技术中,常用的复位电路有简单的阻容复位电路、三极管复位电路、复位IC等等。其中,三极管复位电路又分为带电源检测和不带电源检测两种,可以用一个三极管实现,也可以用两个或两个以上的三极管实现。电源检测是指复位电路可以根据电源的塌陷情况在设定的条件下给出重新复位信号。简单的阻容复位电路,没有对供电电源的检测,结构虽简单,但是在电源电压塌陷后无法给出复位信号,致使系统工作不是十分稳定。含一个三极管的复位电路虽然可以防止电源的抖动引起的反复复位,但是对于电源电压的塌陷则显得无能为力,电压的塌陷是指毫秒至几百毫秒时长的电压低于正常工作要求。现有的带电源检测的双管复位电路则器件多、成本高,性价比较差。专用的复位IC则成本过高。

    因此,需要一种简单实用的复位电路,既能起到检测电源的变化并在电源电压塌陷后恰当地给出复位信号并同时具备系统上电复位的功能。

发明内容

    本实用新型的目的在于提供一种能应对电源电压塌陷的复位电路。

本实用新型的技术方案是,一种能应对电源电压塌陷的低电平复位电路,用于对CPU进行上电复位和电源电压塌陷复位,包含如下元器件:PNP型三极管、二端稳压管、充电电容、负载电阻、偏置电阻l和偏置电阻2;其中,充电电容与偏置电阻1并联后,与二端稳压管和偏置电阻2串联,用于为PNP型三极管提供偏置电压,使得PNP型三极管在充电电容充电开始至充电完成的时间段内截至,并通过PNP型三极管的集电极向CPU的复位引脚RESET输出低电平复位信号。

各器件的具体连接方式和工作原理描述如下:

连接方式是:偏置电阻1的一端与PNP型三极管的发射极相接后连接到电源 (VCC),偏置电阻1的另一端连接PNP型三极管的基极和二端稳压管的阴极,二端稳压管的阳极连接偏置电阻2的一端,偏置电阻2另一端接地,充电电容跨接在偏置电阻Rl的两端,PNP型三极管的集电极经负载电阻接地,PNP型三极管的集电极作为输出连接CPU的复位引脚(RESET)。

    工作原理是:开机上电后,充电电容开始充电,从开始充电至充电完成的时间段内,PNP型三极管的基极维持在高电压而使PNP型三极管处于截止状态,PNP型三极管的集电极输出低电平,给所述CPU的复位引脚(RESET)提供低电平的复位信号。所述的充电电容从开始充电至充电完成所持续的时间为复位时间。

当电源电压塌陷时,当其跌落至预定值时,充电电容经二端稳压管和偏置电阻2快速放电,致使PNP型三极管由饱和导通变为截止,进而PNP型三极管的集电极输出低电平,给所述CPU的复位引脚(RESET)提供低电平的复位信号。

    实施本实用新型技术方案的具有如下有益效果:克服了现有技术的不足,采用单个三极管和很少的几个分立元器件构成复位电路,既可以在CPU开机上电时进行复位,又可以在电源电压塌陷时进行复位。提供的复位电路线路简单,功能可靠,性价比高,具有很广的应用前景。

附图说明

    图l是本实用新型的一种能应对电源电压塌陷的低电平复位电路的结构图。

具体实施方式

    为了使本实用新型的技术方案更加清楚明白,以下结合附图进一步详细说明。

图1中,VCC为电源电压;C1为充电电容;R1为偏置电阻1;R2为偏置电阻2;R3为负载电阻;Q1为PNP型三极管;DW1为二端稳压管。

一种能应对电源电压塌陷的低电平复位电路,包括PNP型三极管(Q1)、二端稳压管(DW1)、偏置电阻1 (R1)、偏置电阻2( R2)和负载电阻(R3)、充电电容(C1)。连接方式为:偏置电阻1(R1)的一端与PNP型三极管(Q1)的发射极相接后连接到电源 (VCC),偏置电阻1(R1)的另一端连接PNP型三极管(Q1)的基极和二端稳压管(DW1)的阴极,二端稳压管(DW1)的阳极连接偏置电阻2(R2)的一端,偏置电阻2(R2)另一端接地(GND),充电电容(C1)跨接在偏置电阻1(Rl)的两端,PNP型三极管(Q1)的集电极经负载电阻(R3)接地(GND),PNP型三极管(Q1)的集电极作为输出连接CPU的复位引脚(RESET)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建师范大学,未经福建师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420128781.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top