[实用新型]一种基于静态逻辑实现的提前终止比较器有效

专利信息
申请号: 201420244130.5 申请日: 2014-05-13
公开(公告)号: CN203984376U 公开(公告)日: 2014-12-03
发明(设计)人: 姜小波;郑帅;李振宁 申请(专利权)人: 华南理工大学
主分类号: H03K5/22 分类号: H03K5/22
代理公司: 广州市华学知识产权代理有限公司 44245 代理人: 蔡茂略
地址: 510640 广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 静态 逻辑 实现 提前 终止 比较
【权利要求书】:

1.一种基于静态逻辑实现的提前终止比较器,其特征在于,包括至少两个两位静态比较单元和至少一个终止判断单元,所述两位静态比较单元级联,所述两位静态比较单元的级联电路与终止判断单元连接,所述两位静态比较单元的小于信号输出端和大于信号输出端分别与终止判断单元的小于信号输入端和大于信号输入端连接,较高位的两位静态比较单元的相等信号输出端与次高位的两位静态比较单元的相等信号输入端连接,最低位的两位静态比较单元的相等信号输出端与终止判断单元的相等信号输入端连接,所述两位静态比较单元的使能信号输入端与终止判断单元的使能信号输入端连接; 

所述两位静态比较单元包括大于比较电路、小于比较电路和相等比较电路; 

所述大于比较电路包括第一PMOS管(P1)、第二PMOS管(P2)、第三PMOS管(P3)、第四PMOS管(P4)、第五PMOS管(P5)、第六PMOS管(P6)、第七PMOS管(P7)、第八PMOS管(P8)、第九PMOS管(P9)、第一NMOS管(N1)、第二NMOS管(N2)、第三NMOS管(N3)、第四NMOS管(N4)、第五NMOS管(N5)、第六NMOS管(N6)、第七NMOS管(N7)、第八NMOS管(N8)、第九NMOS管(N9)、第一反相器(1);所述第一PMOS管(P1)的源极、第三PMOS管(P3)的源极、第四PMOS管(P4)的源极、第六PMOS管(P6)的源极、第八PMOS管(P8)的源极和第九PMOS管(P9)的源极均连接电源,第九NMOS管(N9)的源极接地; 

第一PMOS管(P1)的漏极与第二PMOS管(P2)的源极相接,第二PMOS管(P2)的漏极与第一NMOS管(N1)、第二NMOS管(N2)的漏极相接; 

第三PMOS管(P3)、第四PMOS管(P4)的漏极与第五PMOS管(P5)的源极相接,第五PMOS管(P5)的漏极与第五NMOS管(N5)的漏极相接,第五NMOS管(N5)的源极与第三NMOS管(N3)、第四NMOS管(N4)的漏极相接; 

第六PMOS管(P6)的漏极与第七PMOS管(P7)的源极相接,第七PMOS管(P7)的漏极与第六NMOS管(N6)的漏极相接,第六NMOS管(N6)的源极与第七NMOS管(N7)的漏极相接; 

第八PMOS管(P8)、第九PMOS管(P9)的漏极与第一反相器(1)的输入端相接; 

第二PMOS管(P2)的漏极与第五PMOS管(P5)、第五NMOS管(N5)的栅极相接,第五PMOS管(P5)的漏极与第七PMOS管(P7)的漏极相接,第七PMOS管(P7)的漏极与第一反相器(1)的输入端相接; 

第一NMOS管(N1)、第二NMOS管(N2)、第三NMOS管(N3)、第四NMOS管(N4)、第七NMOS管(N7)的源极均与第八NMOS管(N8)的漏极相接,第八NMOS管(N8)的源极与第九NMOS管(N9)的漏极相接; 

第一PMOS管(P1)和第一NMOS管(N1)的栅极均连接第一数据低位非信号第二PMOS管(P2)和第二NMOS管(N2)的栅极均连接第二数据低位信号(B0);第三PMOS管(P3)和第三NMOS管(N3)的栅极均连接第一数据高位信号(A1);第四PMOS管(P4)的栅极和第四NMOS管(N4)的栅极均连接第二数据高位非信号第六PMOS管(P6)和第六NMOS管(N6)的栅极均连接第一数据高位信号(A1);第七PMOS管(P7)和第七NMOS管(N7)的栅极均连接第二数据高位非信号第八PMOS管(P8)和第八NMOS管(N8)的栅极均连接相等信号的输入端(EQin);第九PMOS管(P9)和第九NMOS管(N9)的栅极均连接使能信号(EN); 

所述小于比较电路包括第十PMOS管(P10)、第十一PMOS管(P11)、第十二PMOS管(P12)、第十三PMOS管(P13)、第十四PMOS管(P14)、第十五PMOS管(P15)、第十六PMOS管(P16)、第十七PMOS管(P17)、第十八PMOS管(P18)、第十NMOS管(N10)、第十一NMOS管(N11)、第十二NMOS管(N12)、第十三NMOS管(N13)、第十四NMOS管(N14)、第十五NMOS管(N15)、第十六NMOS管(N16)、第十七NMOS管(N17)、第十八NMOS管(N18)和第二反相器(2);所述第十PMOS管(P10)的源极、第十二PMOS管(P12)的源极、第十三PMOS管(P13)的源极、第十五PMOS管(P15)的源极、第十七PMOS管(P17)的源极、第十八PMOS管(P18)的源极均连接电源,第十八NMOS管(N18)的源极接地; 

第十PMOS管(P10)的漏极与第十一PMOS管(P11)的源极相接,第十NMOS管(N10)的漏极和第十一NMOS管(N11)的漏极均与第十一PMOS管(P11)的漏极相接; 

第十二PMOS管(P12)的漏极和第十三PMOS管(P13)的漏极均与第十四PMOS管(P14)的源极相接,第十四PMOS管(P14)的漏极与第十四NMOS管(N14)的漏极相接,第十二NMOS管(N12)的漏极和第十三NMOS管(N13) 的漏极均与第十四NMOS管(N14)的源极相接; 

第十五PMOS管(P15)的漏极与第十六PMOS管(P16)的源极相接,第十六PMOS管(P16)的漏极与第十五NMOS管(N15)的漏极相接,第十五NMOS管(N15)的源极与第十六NMOS管(N16)的漏极相接; 

第十七NMOS管(N17)的漏极和第十八NMOS管(N18)的漏极均与第二反相器(2)的输入端相接; 

第十四PMOS管(P14)的栅极和第十四NMOS管(N14)的栅极均与第十一PMOS管(P11)的漏极相接,第十四PMOS管(P14)的漏极与第十六PMOS管(P16)的漏极相接,第十六PMOS管(P16)的漏极与第二反相器(2)的输入端相接; 

第十NMOS管(N10)的源极、第十一NMOS管(N11)的源极、第十二NMOS管(N12)的源极、第十三NMOS管(N13)的源极、第十六NMOS管(N16)的源极均与第十七NMOS管(N17)的漏极相接,第十七NMOS管(N17)的源极与第十八NMOS管(N18)的漏极相接; 

第十PMOS管(P10)的栅极和第十NMOS管(N10)的栅极均连接第一数据低位信号(A0);第十一PMOS管(P11)、第十一NMOS管(N11)的栅极接第二数据低位非信号第十二PMOS管(P12)的栅极和第十二NMOS管(N12)的栅极均连接第一数据高位非信号第十三PMOS管(P13)的栅极和第十三NMOS管(N13)的栅极均连接第二数据高位信号(B1);第十五PMOS管(P15)的栅极和第十五NMOS管(N15)的栅极均连接第一数据高位非信号 第十六PMOS管(P16)的栅极和第十六NMOS管(N16)的栅极均连接第二数据高位信号(B1);第十七PMOS管(P17)的栅极和第十七NMOS管(N17)的栅极均连接相等信号的输入端(EQin);第十八PMOS管(P18)的栅极和第十八NMOS管(N18)的栅极均连接使能信号(EN); 

所述相等比较电路包括第十九PMOS管(P19)、第二十PMOS管(P20)、第二十一PMOS管(P21)、第二十二PMOS管(P22)、第二十三PMOS管(P23)、第二十四PMOS管(P24)、第二十五PMOS管(P25)、第二十六PMOS管(P26)、第二十七PMOS管(P27)、第二十八PMOS管(P28)、第十九NMOS管(N19)、第二十NMOS管(N20)、第二十一NMOS管(N21)、第二十二NMOS管(N22)、第二十三NMOS管(N23)、第二十四NMOS管(N24)、第二十五NMOS管(N25)、第二十六NMOS管(N26)、第二十七NMOS管(N27)、第二十八NMOS管(N28) 和第三反相器(3);所述第十九PMOS管(P19)的源极、第二十一PMOS管(P21)的源极、第二十三PMOS管(P23)的源极、第二十五PMOS管(P25)的源极、第二十七PMOS管(P27)的源极、第二十八PMOS管(P28)的源极均连接电源,第二十八NMOS管(N28)的源极接地; 

第十九PMOS管(P19)的漏极与第二十PMOS管(P20)的源极相接,第二十一PMOS管(P21)的漏极与第二十二PMOS管(P22)的源极相接,第十九PMOS管(P19)的漏极与第二十一PMOS管(P21)的漏极相接;第二十三PMOS管(P23)的漏极与第二十四PMOS管(P24)的源极相接,第二十五PMOS管(P25)的漏极与第二十六PMOS管(P26)的源极相接,第二十三PMOS管(P23)的漏极与第二十五PMOS管(P25)的漏极相接; 

第二十PMOS管(P20)的漏极、第二十二PMOS管(P22)的漏极、第二十四PMOS管(P24)的漏极、第二十六PMOS管(P26)的漏极、第二十七PMOS管(P27)的漏极和第二十八PMOS管(P28)的漏极均与第三反相器(3)的输入端相接; 

第二十PMOS管(P20)的漏极与第十九NMOS管(N19)的漏极相接,第十九NMOS管(N19)的源极与第二十一NMOS管(N21)的漏极相接,第二十一NMOS管(N21)的源极与第二十三NMOS管(N23)的漏极相接,第二十三NMOS管(N23)的源极与第二十五NMOS管(N25)的漏极相接;第二十六PMOS管(P26)的漏极与第二十NMOS管(N20)的漏极相接,第二十NMOS管(N20)的源极与第二十二NMOS管(N22)的漏极相接,第二十二NMOS管(N22)的源极与第二十四NMOS管(N24)的漏极相接,第二十四NMOS管(N24)的源极与第二十六NMOS管(N26)的漏极相接;第二十一NMOS管(N21)的漏极与第二十二NMOS管(N22)的漏极相接,第二十五NMOS管(N25)的源极和第二十六NMOS管(N26)的源极均与第二十七NMOS管(N27)的漏极相接,第二十七NMOS管(N27)的源极与第二十八NMOS管(N28)的漏极相接; 

第十九PMOS管(P19)的栅极和第十九NMOS管(N19)的栅极均连接第一数据低位信号(A0);第二十PMOS管(P20)的栅极和第二十NMOS管(N20)的栅极均连接第一数据低位非信号第二十一PMOS管(P21)的栅极和第二十一NMOS管(N21)的栅极均连接第二数据低位信号(B0);第二十二PMOS管(P22)的栅极和第二十二NMOS管(N22)的栅极均连接第二数据低位非信号第二十三PMOS管(P23)的栅极和第二十三NMOS管(N23)的栅极 均连接第一数据高位信号(A1);第二十四PMOS管(P24)的栅极和第二十四NMOS管(N24)的栅极均连接第一数据高位非信号第二十五PMOS管(P25)的栅极和第二十五NMOS管(N25)的栅极均连接第二数据高位信号(B1);第二十六PMOS管(P26)的栅极和第二十六NMOS管(N26)的栅极均连接第二数据高位非信号第二十七PMOS管(P27)的栅极和第二十七NMOS管(N27)的栅极均连接相等信号的输入端(EQin);第二十八PMOS管(P28)的栅极和第二十八NMOS管(N28)的栅极均连接使能信号(EN); 

所述终止判断单元包括大于或等于信号判断电路、小于信号判断电路和逻辑或门(OR1); 

所述大于或等于信号判断电路包括等于信号PMOS管(PEQ)、第0大于信号PMOS管(PGT0)、第1大于信号PMOS管(PGT1)、第N-1大于信号PMOS管(PGTn-1)、第一使能信号PMOS管(PEN1)、等于信号NMOS管(NEQ)、第0大于信号NMOS管(NGT0)、第1大于信号NMOS管(NGT1)、第N-1大于信号NMOS管(NGTn-1)、第一使能信号NMOS管(NEN1)和第四反相器(4); 

所述等于信号PMOS管(PEQ)、第0大于信号PMOS管(PGT0)、第1大于信号PMOS管(PGT1)和第N-1大于信号PMOS管(PGTn-1)串联; 

所述第N-1大于信号PMOS管(PGTn-1)的源极和第一使能信号PMOS管(PEN1)的源极连接,等于信号PMOS管(PEQ)的漏极和第一使能信号PMOS管(PEN1)的漏极连接,第一使能信号PMOS管(PEN1)的源极接电源; 

所述等于信号NMOS管(NEQ)、第0大于信号NMOS管(NGT0)、第1大于信号NMOS管(NGT1)和第N-1大于信号NMOS管(NGTn-1)并联; 

所述等于信号NMOS管(NEQ)的源极、第0大于信号NMOS管(NGT0)的源极、第1大于信号NMOS管(NGT1)的源极、第N-1大于信号NMOS管(NGTn-1)的源极均与第一使能信号NMOS管(NEN1)的漏极连接,第一使能信号NMOS管(NEN1)的源极接地; 

所述等于信号NMOS管(NEQ)的漏极与第四反相器(4)的输入端连接; 

所述等于信号PMOS管(PEQ)的栅极和等于信号NMOS管(NEQ)的栅极均连接相等输入信号(EQ);第0大于信号PMOS管(PGT0)的栅极和第0大于信号NMOS管(NGT0)的栅极均连接第0大于信号(GT[0]);第1大于信号PMOS管(PGT1)的栅极和第1大于信号NMOS管(NGT1)的栅极均连接第1大于信号(GT[1]);第N-1大于信号PMOS管(PGTn-1)的栅极和第N-1大于信号NMOS 管(NGTn-1)的栅极均连接第N-1大于信号(GT[N-1]);第一使能信号PMOS管(PEN1)的栅极和第一使能信号NMOS管(NEN1)的栅极均连接使能信号(EN); 

所述小于信号判断电路包括第0小于信号PMOS管(PLT0)、第1小于信号PMOS管(PLT1)、第N-1小于信号PMOS管(PLTn-1)、第二使能信号PMOS管(PEN2)、第0小于信号NMOS管(NLT0)、第1小于信号NMOS管(NLT1)、第N-1小于信号NMOS管(NLTn-1)、第二使能信号NMOS管(NEN2)和第五反相器(5); 

所述第0小于信号PMOS管(PLT0)、第1小于信号PMOS管(PLT1)和第N-1小于信号PMOS管(PLTn-1)串联; 

所述第N-1小于信号PMOS管(PLTn-1)的源极和第二使能信号PMOS管(PEN2)的源极连接,第0小于信号PMOS管(PLT0)的漏极和第二使能信号PMOS管(PEN2)的漏极连接,第二使能信号PMOS管(PEN2)的源极接电源; 

所述第0小于信号NMOS管(NLT0)、第1小于信号NMOS管(NLT1)和第N-1小于信号NMOS管(NLTn-1)并联; 

所述第0小于信号NMOS管(NLT0)的源极、第1小于信号NMOS管(NLT1)的源极、第N-1小于信号NMOS管(NLTn-1)的源极和第二使能信号NMOS管(NEN2)的源极均与第二使能信号NMOS管(NEN2)的漏极连接,第二使能信号NMOS管(NEN2)的源极接地; 

所述第0小于信号NMOS管(NLT0)的漏极与第五反相器(5)的输入端连接; 

所述第0小于信号PMOS管(PLT0)的栅极和第0小于信号NMOS管(NLT0)的栅极均连接第0小于信号(LT[0]);第1小于信号PMOS管(PLT1)的栅极和第1小于信号NMOS管(NLT1)的栅极均连接第1小于信号(LT[1]);第N-1小于信号PMOS管(PLTn-1)的栅极和第N-1小于信号NMOS管(NLTn-1)的栅极均连接第N-1小于信号(LT[N-1]);第二使能信号PMOS管(PEN2)的栅极和第二使能信号NMOS管(NEN2)的栅极均连接使能信号(EN); 

所述第四反相器(4)的输出端大于或等于信号(GT or EQ)、第五反相器(5)的输出端小于信号(LT)与逻辑或门(OR1)的输入端连接。 

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学;,未经华南理工大学;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420244130.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top