[实用新型]串口扩展电路有效
申请号: | 201420328419.5 | 申请日: | 2014-06-19 |
公开(公告)号: | CN203941523U | 公开(公告)日: | 2014-11-12 |
发明(设计)人: | 兰建平;董秀娟;黄海波;王伟华;董冬冬 | 申请(专利权)人: | 湖北汽车工业学院 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 深圳市嘉宏博知识产权代理事务所 44273 | 代理人: | 杨敏 |
地址: | 442002 *** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串口 扩展 电路 | ||
技术领域
本实用新型涉及一种电路,尤其涉及一种串口扩展电路。
背景技术
目前,大多数微控制器只有一路串口,而实际应用当中均需要多路串口。要想进行多路通信,就必须增加多路串口芯片,使硬件成本增加,而且在有些实际环境中因空间原因,对设备要求小型化,这就使得增加多路串口十分麻烦。同时大多数实际应用中多通信信道并不是同时通信,该串口扩展电路提供的是分时复用技术,适用于多数实际应用。在RFID射频通信中多采用UART小数据通信,使用传统的串口芯片造成资源浪费。因此急需开发一种串口扩展电路,来解决诸多不利因素。
发明内容
本实用新型是为了解决现有的多路通信需增加多路硬件串口芯片的不足,硬件成本高,增加多路串口十分麻烦,不便于安装和使用等问题而提出一种结构设计简单、合理,能实现多路串口的通信,电路集成化,体积小,便于安装和使用的串口扩展电路。
本实用新型是通过以下技术方案实现的:
上述的串口扩展电路,其中,所述扩展电路由译码器和至少一对四总线缓冲门连接组成;所述译码器通过电源端子连接电源,通过接端子接地,通过使能端子和二进制数据高低位端子连接主控芯片的I/O口;所述译码器放入电源端子与地之间还串联有电容;所述的一对四总线缓冲门均通过电源输入端子连接电源,均通过接地端子接地,同时还通过使能输入端子连接所述译码器译码后的输出端子;所述的一对四总线缓冲门的电源输入端子与地之间均串联有电容;所述的一对四总线缓冲门均包括使能输入端子及至少一对扩展串口,同时,所述的一对四总线缓冲门还共同连接有源串口;所述的一对四总线缓冲门通过所述源串口连接所述主控芯片的串口;当所述译码器译码后的输出端子使能接入后,所述的一对扩展串口分别接入所述源串口对应的端子,以保证多路串口的分时复用。
所述串口扩展电路,其中:所述译码后的输出端子为扩展串口控制使能,当所述译码后的输出端子为高电平时,对应的所述扩展串口使能有效。
所述串口扩展电路,其中:所述使能端子当使能端为高电平时芯片方可使能作用。
所述串口扩展电路,其中:所述二进制数据高低位端子分别是二进制数的高位和低位,其通过所述译码器选通相应的通道,选值为[00、01、10、11];所述选值[00、01、10、11]分别选通所述译码后的输出端子。
所述串口扩展电路,其中:所述译码器为74HC139双2-4线译码器,其包括使能端子EN_COM、二进制数据低位端子A0_COM、二进制数据高位端子A1_COM和译码后的输出端子1Y0-1Y3;所述四总线缓冲门包括四总线缓冲门U2和U3;所述四总线缓冲门U2和U3均采用74HC125三态输出的四总线缓冲门且均包括使能输入端子1C-4C;所述源串口具有端子TXD0和RXD0。
所述串口扩展电路,其中:所述四总线缓冲门U2还包括第一扩展串口和第二扩展产口;所述第一扩展串口具有端子TXD1和RXD1,所述第二扩展串口具有端子TXD2和RXD2;所述四总线缓冲门U2的使能输入端子1C和4C连接所述译码后的输出端子1Y2;所述四总线缓冲门U2的使能输入端子2C和3C连接所述译码后的输出端子1Y3;当所述译码后的输出端子1Y2使能接入后,所述第一扩展串口的端子TXD1和RXD1分别接入所述源串口的端子TXD0和RXD0;当所述译码后的输出端子1Y3使能接入后,所述第二扩展串口的端子TXD2和RXD2分别接入所述源串口的端子TXD0和RXD0。
所述串口扩展电路,其中:所述四总线缓冲门U3包括有第三扩展串口和第四扩展串口;所述第三扩展串口具有端子TXD3和RXD3,所述第四扩展串口具有端子TXD4和RXD4;所述四总线缓冲门U3的使能输入端子1C和4C连接所述译码后的输出端子1Y0;所述四总线缓冲门U3的使能输入端子2C和3C连接所述译码后的输出端子1Y1;当所述译码后的输出端子1Y0使能接入后,所述第三扩展串口的端子TXD3和RXD3分别接入所述源串口的端子TXD0和RXD0;当译码器U1译码后的输出端子1Y1使能接入后,第四扩展串口的端子TXD4和RXD4分别接入所述源串口的端子TXD0和RXD0。
有益效果:
本实用新型串口扩展电路结构设计简单、合理,由译码器和至少一对四总线缓冲门连接组成,不仅使用稳定、可靠,而且整个电路高度集成化,体积小,便于安装和使用,硬件成本低,能实现多路串口的通信,有效克服了现有多路通信需增加多路硬件串口芯片的不足问题,尤其适用于集成电路中。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖北汽车工业学院,未经湖北汽车工业学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420328419.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于微云的远程控制医疗传感系统
- 下一篇:感应层电路结构